发明名称 一种多相位时钟产生电路及液晶显示面板
摘要 本发明提供一种多相位时钟产生电路及液晶显示面板,所述电路包括:移位寄存器,包括N个相互级联的移位寄存单元;第一输入端输入起始控制信号;第二输入端输入延迟控制信号,第n级移位寄存单元的第一输出端与第n+1级移位寄存单元的第一输入端连接,其中N≥2,1≤n≤N;薄膜晶体管组,包括N个薄膜晶体管;所述薄膜晶体管与所述移位寄存单元一一对应;该薄膜晶体管具有第三输入端、控制端、第二输出端;第三输入端输入主时钟信号;第二输出端输出子时钟信号,其中第n级薄膜晶体管的控制端分别与(N-n+1)个移位寄存单元的第一输出端连接。本发明的多相位时钟产生电路及液晶显示面板,能够减少电路的管脚数,从而降低了生产成本。
申请公布号 CN104851402A 申请公布日期 2015.08.19
申请号 CN201510280398.3 申请日期 2015.05.27
申请人 深圳市华星光电技术有限公司 发明人 朱江;郭东胜
分类号 G09G3/36(2006.01)I;H03K3/02(2006.01)I 主分类号 G09G3/36(2006.01)I
代理机构 深圳翼盛智成知识产权事务所(普通合伙) 44300 代理人 黄威
主权项 一种多相位时钟产生电路,其特征在于,包括:移位寄存器,包括N个移位寄存单元,所述N个移位寄存单元相互级联;每个所述移位寄存单元具有第一输入端、第二输入端以及第一输出端,所述第一输入端输入起始控制信号,所述起始控制信号用于控制所述移位寄存器开启;所述第二输入端输入延迟控制信号,所述延迟控制信号用于控制所述移位寄存单元输出,第n级所述移位寄存单元的第一输出端与第n+1级所述移位寄存单元的第一输入端连接,其中N≥2,1≤n≤N;以及薄膜晶体管组,包括N个薄膜晶体管,所述薄膜晶体管与所述移位寄存单元一一对应;每个所述薄膜晶体管具有第三输入端、控制端、第二输出端;每个所述薄膜晶体管的第三输入端输入主时钟信号,所述主时钟信号用于提供参考时钟;每个所述薄膜晶体管的第二输出端输出子时钟信号,所述子时钟信号用于输入到显示面板的行扫描驱动芯片中;其中第n级所述薄膜晶体管的控制端分别与(N‑n+1)个所述移位寄存单元的第一输出端连接。
地址 518132 广东省深圳市光明新区塘明大道9—2号