发明名称 用于识别集成电路的供电电压误差的方法
摘要 本发明涉及一种用于识别集成电路(300)的供电电压误差的方法,其中逻辑电路(100a、100b)由供电电压(200)供电,其中监控表征逻辑电路(100a、100b)的门运行时间的值(104)并且当表征逻辑电路(100a、100b)的门运行时间的值(104)低于下阈值(P<sub>min</sub>)和/或超过上阈值(P<sub>max</sub>)时确定供电电压误差。
申请公布号 CN104849526A 申请公布日期 2015.08.19
申请号 CN201510083732.6 申请日期 2015.02.16
申请人 罗伯特·博世有限公司 发明人 T.基尔希纳;M.弗里施克;Y.施皮特
分类号 G01R19/00(2006.01)I 主分类号 G01R19/00(2006.01)I
代理机构 中国专利代理(香港)有限公司 72001 代理人 卢江;胡莉莉
主权项 一种用于识别集成电路(300)的供电电压误差的方法,其中逻辑电路(100a、100b)由供电电压(200)供电,其中监控表征所述逻辑电路(100a、100b)的门运行时间的值(104)并且当表征所述逻辑电路(100a、100b)的门运行时间的值(104)低于下阈值(P<sub>min</sub>)和/或超过上阈值(P<sub>max</sub>)时,确定供电电压误差。
地址 德国斯图加特