发明名称 一种基于标准PCIe上行端口的IO扩展架构方法
摘要 本发明提供了一种基于标准PCIe上行端口的IO扩展架构方法。使用标准PCIe上行端口的分层多级总线扩展,第一级为PCIe总线,第二级为PCI总线,第三级为传统总线,其中BIOS挂在传统总线下;通过带外的同步串行通路注入申威处理器所需的初始配置和初始执行代码,初始执行代码只需一次深度优先的枚举,就完成了传统设备的访问通路构建,使得申威处理器可以快速获取BIOS内容;通过带外的同步串行通路,可向CPU发出不可屏蔽中断,用于睡眠状态下的唤醒等目的。
申请公布号 CN103176930B 申请公布日期 2015.08.12
申请号 CN201310113269.6 申请日期 2013.04.02
申请人 无锡江南计算技术研究所 发明人 吴新军;丁琳;韩娇;罗茂盛;卢姝颖;吴志勇;欧阳伟
分类号 G06F13/20(2006.01)I 主分类号 G06F13/20(2006.01)I
代理机构 北京众合诚成知识产权代理有限公司 11246 代理人 龚燮英
主权项 一种用于申威处理器的基于标准PCIe上行端口的IO扩展架构方法,其特征在于包括:进行分层多级总线扩展,其中多级总线的根在于申威处理器的标准PCIe接口,处理器提供带外的串口,按照总线带宽的高低确定总线离处理器的远近,将BIOS芯片挂在最远的地方;执行申威处理器硬件的初始配置、并初始执行代码,通过带外串口将申威处理器所需的初始配置和初始执行代码注入到申威处理器的内部寄存器和指令高速缓存中,完成处理器的启动配置,使处理器执行启动代码;通过申威处理器的初始执行代码完成存控的训练和主存的初始化,并通过一次PCI设备深度优先的枚举操作,完成申威处理器到BIOS访问通路的构建。
地址 214083 江苏省无锡市滨湖区军东新村030号