发明名称 |
基于MCU和DSP主从协同工作的SOC双核架构及其工作方法 |
摘要 |
本发明公开一种基于MCU与DSP主从协同工作的SOC双核架构及其工作方法,包括作为主控制的通用MCU、作为运算的DSP协处理器、数据存储器和数据总线转换桥;其中作为运算的协处理器DSP与主处理器MCU紧耦合,主处理器MCU可以访问协处理器DSP的所有资源;主处理器MCU配置协处理器DSP资源并调度协处理器DSP运行;协处理器DSP完成数据运算后发送中断请求给主处理器MCU进行控制处理。通过发挥MCU的控制能力与DSP的数据运算能力,MCU和DSP可以并行工作,使双核处于最佳的性能,满足不同的需求。 |
申请公布号 |
CN104834504A |
申请公布日期 |
2015.08.12 |
申请号 |
CN201510205807.3 |
申请日期 |
2015.04.28 |
申请人 |
江苏宏云技术有限公司 |
发明人 |
张永攀;陶建平;王和国;韩景通 |
分类号 |
G06F9/38(2006.01)I |
主分类号 |
G06F9/38(2006.01)I |
代理机构 |
常州市维益专利事务所 32211 |
代理人 |
陆华君 |
主权项 |
一种基于MCU和DSP主从协同工作的SOC双核架构,其特征在于,包括:主控制器MCU,负责装载协处理器DSP的程序到DSP程序存储器、装载协处理器DSP的运算数据到数据存储器,装载协处理器DSP的寄存器初始值,并通过设置寄存器启动协处理器DSP工作;MCU‑总线桥,负责仲裁与分配读写MCU数据存储器、DSP程序存储器、DSP数据存储器、DSP寄存器;MCU程序存储器,存放主控制器MCU的执行程序;MCU数据存储器,存放主控制器MCU数据;协处理器DSP,根据主控制器MCU配置执行相应程序,程序运行结束后发送中断请求;DSP‑转换桥,负责仲裁与分配读写DSP程序存储器及DSP数据存储器;DSP程序存储器,存放DSP程序,或作为主控制器MCU的数据存储器;DSP数据存储器,存放DSP数据,或作为MCU的数据存储器。 |
地址 |
215634 江苏省苏州市张家港市保税区新兴产业育成中心A幢301B室江苏宏云技术有限公司 |