发明名称 内存能力增强的可重构微服务器
摘要 一种内存能力增强的可重构微服务器,包括:微处理器、系统总线、内存、可重构加速部件以及I/O外设;其中,微处理器、内存和I/O外设连接至系统总线,从而微处理器通过系统总线与内存和I/O外设进行数据交换;微处理器直接连接至可重构加速部件;并且,可重构加速部件连接至系统总线,从而通过系统总线与内存和I/O外设进行数据交换;可重构加速部件包括:可重构运算加速模块、总线接口转换模块、内部模块接口转换模块、内存访问模式扩展与增强模块、以及多个可重构内存控制器;可重构运算加速模块和总线接口转换模块直接连接至系统总线以进行数据交换。
申请公布号 CN103019324B 申请公布日期 2015.08.12
申请号 CN201210575004.3 申请日期 2012.12.26
申请人 无锡江南计算技术研究所 发明人 谢向辉;吴东;原昊;钱磊;张昆;臧春峰;郝子宇;张鲁飞;李玺;严忻凯;胡苏太;韦海亮;周浩杰;马文涛;王宇
分类号 G06F1/16(2006.01)I;G06F13/40(2006.01)I 主分类号 G06F1/16(2006.01)I
代理机构 北京众合诚成知识产权代理有限公司 11246 代理人 龚燮英
主权项 一种内存能力增强的可重构微服务器,其特征在于包括:微处理器、系统总线、内存、可重构加速部件以及输入输出外设;其中,微处理器、内存和输入输出外设连接至系统总线,从而微处理器通过系统总线与内存和输入输出外设进行数据交换;而且,微处理器直接连接至可重构加速部件;并且,可重构加速部件连接至系统总线,从而通过系统总线与内存和输入输出外设进行数据交换;其中,可重构加速部件包括:可重构运算加速模块、总线接口转换模块、内存访问模式扩展与增强模块、以及与内存分别连接的多个可重构内存控制器;其中,可重构运算加速模块和总线接口转换模块连接至系统总线以进行数据交换;可重构运算加速模块直接连接至微处理器,内存访问模式扩展与增强模块直接连接至总线接口转换模块以及多个可重构内存控制器;所述可重构运算加速模块是在可重构加速部件中通过硬件重构所实现的硬件逻辑模块,其主要功能是针对实际应用需求特点,通过定制专用的硬件加速计算结构,协助或取代微处理器完成相应的运算处理功能,从而提高系统的运算能力,实现对处理器运算能力的增强;所述内存访问模式扩展与增强模块构建在可重构内存控制器之上,它能够对连接在可重构加速部件上的所有内存进行统一整合与管理,根据实际应用的内存访问需求进行重构,实现内存容量聚合、带宽聚合,根据应用的内存访问模式特点优化对实际物理内存的读写访问,提高内存访问效率,提高系统内存性能。
地址 214083 江苏省无锡市滨湖区军东新村030号