发明名称 |
一种高速数字信号处理电路板 |
摘要 |
本实用新型提出一种高速数字信号处理电路板,根据电子元器件电路功能及其各个功能模块之间的联系,将处理板分成模拟电路区、数字电路区、时钟电路区、模拟电源区和数字电源区,各工作区域物理隔离,通过合理布局电源电路和地线,降低干扰对模拟电路的影响,降低数字电路对模拟电路的影响。采用隔离和大面积接地的方法降低串扰,优化信号布线,处理好时钟线、信号线和地线,通过信号完整性设计,保证高速数字电路性能。该高速数字信号处理电路板能够兼顾模拟电路和数字电路,改善高速模拟电路和高速数字电路的性能,在高速数字信号处理电路设计的实际应用中取得了良好效果。 |
申请公布号 |
CN204539606U |
申请公布日期 |
2015.08.05 |
申请号 |
CN201420835930.4 |
申请日期 |
2014.12.26 |
申请人 |
睿能科技(北京)有限公司 |
发明人 |
刘仁保;张硕 |
分类号 |
H05K1/02(2006.01)I |
主分类号 |
H05K1/02(2006.01)I |
代理机构 |
|
代理人 |
|
主权项 |
一种高速数字信号处理电路板,其特征是:通过划分区域,将处理板分成模拟电路区、数字电路区、时钟电路区、模拟电源区和数字电源区,对电路板的地线和电源线进行隔离设计,通过地层分割隔离模拟地和数字地,降低地线干扰对模拟电路的影响,改善模拟电路性能,对数字电路采用信号完整性设计,保证高速数字电路的电性能。 |
地址 |
100089 北京市海淀区紫竹院路81号院3号楼708 |