发明名称 低电压差分信号驱动电路
摘要 一种低电压差分信号驱动电路,包括:第一晶体管、第二晶体管、第三晶体管、第四晶体管、第一电阻器、第二电阻器以及偏压驱动器。第一晶体管耦接于供应电位和第一节点之间。第二晶体管耦接于供应电位和第二节点之间。第三晶体管耦接于第一节点和接地电位之间。第四晶体管耦接于第二节点和接地电位之间。第一电阻器耦接于第一节点和第三节点之间。第二电阻器耦接于第二节点和第三节点之间。偏压驱动器根据数据信号,产生多项偏压信号以控制第一晶体管、第二晶体管、第三晶体管以及第四晶体管。本发明具有下列优点:省略电流源和电流吸收器;增加顶部空间及增广输出范围;可适用于极低供应电压;加快操作速度;以及减少制造成本。
申请公布号 CN104808735A 申请公布日期 2015.07.29
申请号 CN201510106807.8 申请日期 2015.03.10
申请人 上海兆芯集成电路有限公司 发明人 李永胜
分类号 G05F1/56(2006.01)I 主分类号 G05F1/56(2006.01)I
代理机构 北京林达刘知识产权代理事务所(普通合伙) 11277 代理人 刘新宇
主权项 一种低电压差分信号驱动电路,其特征在于,根据一数据信号于一第一节点和一第二节点处产生一差分信号,该低电压差分信号驱动电路包括:一第一晶体管,具有一第一端和一第二端,其中该第一晶体管的该第一端耦接至一供应电位,而该第一晶体管的该第二端耦接至该第一节点,其中当该数据信号处于高逻辑电平时,该第一晶体管和一第一驱动器形成一第一电流镜,而当该数据信号处于低逻辑电平时,该第一晶体管和该第一驱动器不形成该第一电流镜;一第二晶体管,具有一第一端和一第二端,其中该第二晶体管的该第一端耦接至该供应电位,而该第二晶体管的该第二端耦接至该第二节点,其中当该数据信号处于低逻辑电平时,该第二晶体管和一第二驱动器形成一第二电流镜,而当该数据信号处于高逻辑电平时,该第二晶体管和该第二驱动器不形成该第二电流镜;一第三晶体管,具有一第一端和一第二端,其中该第三晶体管的该第一端耦接至一接地电位,而该第三晶体管的该第二端耦接至该第一节点,其中当该数据信号处于低逻辑电平时,该第三晶体管和一第三驱动器形成一第二电流镜,而当该数据信号处于高逻辑电平时,该第三晶体管和该第三驱动器不形成该第三电流镜;以及一第四晶体管,具有一第一端和一第二端,其中该第四晶体管的该第一端耦接至该接地电位,而该第四晶体管的该第二端耦接至该第二节点,其中当该数据信号处于高逻辑电平时,该第四晶体管和一第四驱动器形成一第四电流镜,而当该数据信号处于低逻辑电平时,该第四晶体管和该第四驱动器不形成该第四电流镜。
地址 200120 上海市浦东新区张江高科技园区金科路2537号301室