发明名称 具有多种低功率模式的数据处理器
摘要 一种处理器(10),包括第一虚拟端子(VVVSS1)、第二虚拟端子(VVSS)、与第一虚拟端子耦接以给第一虚拟端子提供电流的电路(12)、耦接于第一虚拟端子和第二虚拟端子之间的第一调节晶体管(26)、与第一调节晶体管(26)并行耦接以通过将第二虚拟端子直接连接至第一虚拟端子来选择性地禁用第一调节晶体管(26)的第一禁用晶体管(28)、耦接于第二虚拟端子和第一电源电压端子(VSS)之间的第二调节晶体管(34),以及与第二调节晶体管(34)并行耦接以通过将第二虚拟端子(VVSS)直接连接至第一电源电压端子(VSS)来选择性地禁用第二调节晶体管(34)的第二禁用晶体管(32)。
申请公布号 CN102906665B 申请公布日期 2015.07.29
申请号 CN201180025514.7 申请日期 2011.04.20
申请人 飞思卡尔半导体公司 发明人 R·拉玛拉朱;D·R·比尔登;T·L·库珀
分类号 G06F1/32(2006.01)I;G06F1/26(2006.01)I 主分类号 G06F1/32(2006.01)I
代理机构 中国国际贸易促进委员会专利商标事务所 11038 代理人 秦晨
主权项 一种处理器,包括:第一虚拟接地端子;第二虚拟接地端子;耦接于电源电压端子与所述第一虚拟接地端子之间的电路,用于给所述第一虚拟接地端子提供电流;耦接于所述第一虚拟接地端子和所述第二虚拟接地端子之间的第一调节晶体管;与所述第一调节晶体管并行耦接的第一禁用晶体管,用于通过将所述第二虚拟接地端子直接连接到所述第一虚拟接地端子来选择性地禁用所述第一调节晶体管;耦接于所述第二虚拟接地端子和第一接地端子之间的第二调节晶体管;以及与所述第二调节晶体管并行耦接的第二禁用晶体管,用于通过将所述第二虚拟接地端子直接连接到所述第一接地端子来选择性地禁用所述第二调节晶体管。
地址 美国得克萨斯