发明名称 LAMINATED INDUCTOR
摘要 <p>본 발명은 외부 전극의 박층화(薄層化)와 고주파화에는 대응할 수 있는 적층 인덕터를 제공한다. 비자성층(非磁性層)으로 이루어지는 절연부 및 상기 절연부를 사이에 두도록 위치하는 도체(導體)로 이루어지는 코일부를 포함하는 적층체(1); 및 상기 코일부의 단부(端部)와 전기적으로 결합하여 상기 적층체(1)의 외면(外面)에 위치하는 외부 전극(10);을 구비하고, 상기 외부 전극(10)은 Ni를 포함하지 않고 Ag를 포함하는 제1 전극층(11)과, 상기 적층체(1)로부터 보았을 때 상기 제1 전극층(11)의 외측에 위치하는 Cu를 포함하는 4μm 이상의 두께를 가지는 제2 전극층(12)과, 상기 제2 전극층(12)의 외측에 위치하는 Sn을 포함하는 제3 전극층(13)을 포함하고, 상기 제1 전극층(11)과 상기 제2 전극층(12)과의 두께의 합계가 5μm 이상이며, 바람직하게는 10μm이하인 적층 인덕터.</p>
申请公布号 KR101540007(B1) 申请公布日期 2015.07.28
申请号 KR20140031424 申请日期 2014.03.18
申请人 发明人
分类号 H01F17/00;H01F27/28 主分类号 H01F17/00
代理机构 代理人
主权项
地址