发明名称 像素驱动电路及其驱动方法、阵列基板、显示装置
摘要 本发明实施例公开了一种像素驱动电路及其驱动方法、阵列基板、显示装置,涉及液晶显示领域,能够在栅线扫描结束时,维持存储电容两端的电压差。该种像素驱动电路,包括像素薄膜晶体管和存储电容,所述像素薄膜晶体管的栅极连接栅线,所述像素薄膜晶体管的第一端连接数据信号,所述像素薄膜晶体管的第二端连接所述存储电容的第一端,所述存储电容的第二端接地,所述像素驱动电路还包括:跟随模块,所述跟随模块连接所述存储电容的第一端,所述跟随模块用于当栅极扫描信号由高电平跳变为低电平时,维持存储电容两端的电压差。
申请公布号 CN103293813B 申请公布日期 2015.07.15
申请号 CN201310205693.3 申请日期 2013.05.29
申请人 北京京东方光电科技有限公司 发明人 吴昊;于洪俊;赵秀强;崔子巍
分类号 G02F1/1368(2006.01)I 主分类号 G02F1/1368(2006.01)I
代理机构 北京中博世达专利商标代理有限公司 11274 代理人 申健
主权项 一种像素驱动电路,包括像素薄膜晶体管和存储电容,所述像素薄膜晶体管的栅极连接栅线,所述像素薄膜晶体管的第一端连接数据信号,所述像素薄膜晶体管的第二端连接所述存储电容的第一端,所述存储电容的第二端接地,其特征在于,所述像素驱动电路还包括:跟随模块,所述跟随模块连接所述存储电容的第一端,所述跟随模块用于当栅极扫描信号由高电平跳变为低电平时,维持所述存储电容两端的电压差;所述跟随模块包括:第一开关管组,所述第一开关管组包括至少一个开关管,所述第一开关管组的开关管的栅极连接第一时钟信号,所述第一开关管组的开关管的第一端连接所述存储电容,所述第一开关管组的开关管的第二端连接第一电阻的第一端;第一电阻,所述第一电阻的第一端连接所述第一开关管的开关管的第二端,所述第一电阻的第二端连接第二开关管组的开关管的第一端;第二开关管组,所述第二开关管组包括至少一个开关管,所述第二开关管组的开关管的栅极连接所述存储电容,所述第二开关管组的开关管的第一端连接所述第一电阻的第二端,所述第二开关管组的开关管的第二端接地;第二电阻,所述第二电阻的第一端连接所述数据信号,所述第二电阻的第二端连接第三开关管组的开关管的第一端;第三开关管组,所述第三开关管组包括至少一个开关管,所述第三开关管组的开关管的栅极连接所述存储电容,所述第三开关管组的开关管的第一端连接所述第二电阻的第二端,所述第三开关管组的开关管的第二端接地。
地址 100176 北京市大兴区北京市经济技术开发区西环中路8号