摘要 |
Die Erfindung betrifft ein Controllereinheit (1) zur rückwirkungsfreien Zugriffs- und/oder Datenflusssteuerung zwischen zumindest einer Speichereinheit (2) und zumindest einer Verarbeitungseinheit (CPU), umfassend zumindest eine Speichereinheit (2) sowie zumindest eine Verarbeitungseinheit, wobei die Speichereinheit (2) zumindest zwei Zielspeicherklassen umfasst in welcher jeweils zumindest eine Ausführungsfunktion (FKT) abgelegt und/oder ausführbar ist und jede Ausführungsfunktion (FKT) eindeutig, zumindest einer Zielspeicherklasse zugeordnet ist, wobei jeder Zielspeicherklasse eindeutig, vorzugsweise eineindeutig, genau eine positive Primzahl zugeordnet ist, wobei zur Zugriffs- und/oder Datenflusssteuerung in einem Datentransferkanal zumindest ein Zugriffsprüfmodul zwischen die Speichereinheit (2) und der Verarbeitungseinheit zwischen geschaltet ist, welches dazu eingerichtet und dazu vorgesehen ist Registerwerte (xi; i >= 0) von Registerzellen (R) der Verarbeitungseinheit (CPU) mit einer der Zielspeicherklasse eindeutig zugeordneten Primzahl (Ai; i >= 0) gemäß einer Kodierungsvorschrift xci = Ai·xi + Bizu multiplizieren, und wobei xci ein Bildregisterwert ist und nur in der jeweiligen Zielspeicherklasse entsprechend der jeweiligen Primzahl (Ai) abgelegt wird und Bi eine ganze Zahl größer oder gleich Null ist. |