发明名称 FORWARDED CLOCK JITTER REDUCTION
摘要 In some embodiments, a differential amplifier with duty cycle correction is provided.
申请公布号 EP2798742(A4) 申请公布日期 2015.07.08
申请号 EP20110878713 申请日期 2011.12.30
申请人 INTEL CORPORATION 发明人 ROYTMAN, EDUARD, EDI;NAGARAJAN, MAHALINGAM, MALI;VEMPADA, PRADEEP, R.
分类号 H03K19/0175;H03F3/45;H04L25/02 主分类号 H03K19/0175
代理机构 代理人
主权项
地址