发明名称 自激对消装置或系统的控制方法及装置
摘要 本发明公开了一种自激对消装置或系统的控制方法,包括:检测自激对消装置或系统的输入功率;判断输入功率分别与ADC溢出功率门限、输入功率动态范围上门限以及下门限的大小关系;如果输入功率大于ADC溢出功率门限,则调节自激对消装置或系统的前级ATT和FPGA为增益衰减;如果输入功率大于输入功率动态范围上门限,则调节前级ATT为增益衰减,调节FPGA为增益释放;如果输入功率小于输入功率动态范围下门限,则调节前级ATT为增益释放,调节FPGA为增益衰减。还公开了一种自激对消装置或系统的控制装置。本发明可同时适应上行突发大功率时隙信号和缓慢变化的信号,以保证自激对消装置或系统能在各种应用环境下稳定工作。
申请公布号 CN102739324B 申请公布日期 2015.07.01
申请号 CN201210199958.9 申请日期 2012.06.15
申请人 京信通信系统(中国)有限公司 发明人 吴泽雄
分类号 H04B15/00(2006.01)I 主分类号 H04B15/00(2006.01)I
代理机构 广州华进联合专利商标代理有限公司 44224 代理人 王茹;曾旻辉
主权项 一种自激对消装置或系统的控制方法,其特征在于,包括以下步骤:检测自激对消装置或系统的输入功率;判断自激对消装置或系统的输入功率分别与自激对消装置或系统的ADC溢出功率门限、输入功率动态范围上门限以及输入功率动态范围下门限的大小关系;如果检测的自激对消装置或系统的输入功率大于自激对消装置或系统的ADC溢出功率门限,则调节自激对消装置或系统的前级ATT和FPGA为增益衰减;如果检测的自激对消装置或系统的输入功率小于或者等于自激对消装置或系统的ADC溢出功率门限,并且大于输入功率动态范围上门限,则调节自激对消装置或系统的前级ATT为增益衰减,调节自激对消装置或系统的FPGA为增益释放;如果检测的自激对消装置或系统的输入功率小于输入功率动态范围下门限,则调节自激对消装置或系统的前级ATT为增益释放,调节自激对消装置或系统的FPGA为增益衰减;其中自激对消装置或系统包括依次连接的前级ATT、ADC、FPGA、DAC以及后级ATT,所述FPGA还分别与前级ATT、后级ATT连接;所述FPGA包括基带处理和ICS算法模块、状态机模块、功率检测模块、ALC模块、增益控制模块;基带处理和ICS算法模块用于信号的选频和对消;状态机模块用于根据各种告警信号控制前级ATT和FPGA增益;功率检测模块用于对输入输出功率进行检测,并通过设定的门限值给出告警信号;ALC模块用于根据功率检测模块送来的ALC告警信号,对输出增益进行ALC控制;增益控制模块用于将状态机模块、ALC模块中需要调整的输出增益进行求和,并作用于DAC。
地址 510663 广东省广州市广州科学城神舟路10号