发明名称 用于将处理器架构状态保存在高速缓存层级中的方法和装置
摘要 本发明公开了一种处理器(105),所述处理器包括第一处理单元(110、115)和第一级高速缓存(220),所述第一级高速缓存(220)与所述第一处理单元相关联并且可操作来存储数据以供所述第一处理单元在所述第一处理单元的正常操作期间使用。所述第一处理单元可操作来响应于接收到断电信号将用于所述第一处理单元的第一架构状态数据(240、250、260)存储在所述第一级高速缓存中。一种用于控制对包括高速缓存级(220、230)的层级的处理器(105)供电的方法,所述方法包括:响应于接收到断电信号,将用于所述处理器的第一处理单元(110、115)的第一架构状态数据(240、250、260)存储在所述高速缓存层级的第一级(220)中;以及在使所述高速缓存层级的所述第一级和所述第一处理单元断电之前,将所述第一级的包括第一架构状态数据的内容刷新至所述高速缓存层级的第一更低级(230)。
申请公布号 CN104756071A 申请公布日期 2015.07.01
申请号 CN201380054057.3 申请日期 2013.10.16
申请人 先进微装置公司 发明人 P·E·基钦;W·L·沃克
分类号 G06F9/44(2006.01)I 主分类号 G06F9/44(2006.01)I
代理机构 北京戈程知识产权代理有限公司 11314 代理人 程伟;王锦阳
主权项 一种处理器,所述处理器包括:第一处理单元(110);以及第一级高速缓存(220),其与所述第一处理单元相关联并且可操作来存储数据以供所述第一处理单元在所述第一处理单元的正常操作期间使用,其中所述第一处理单元可操作来响应于接收到断电信号将用于所述第一处理单元的第一架构状态数据(240)存储在所述第一级高速缓存中。
地址 美国加利福尼亚州