发明名称 具有能预测因制程与环境变异所造成时序错误的嵌入式脉冲时序电路系统
摘要
申请公布号 TWI489245 申请公布日期 2015.06.21
申请号 TW101145426 申请日期 2012.12.04
申请人 国立成功大学 发明人 邱沥毅;黄启睿;吴旻鸿
分类号 G06F1/04 主分类号 G06F1/04
代理机构 代理人 陈丰裕 台南市安平区建平五街122号
主权项 一种具有能预测因制程与环境变异所造成时序错误的嵌入式脉冲时序电路系统,包括有:  一主从循序储存器,包含有分别接收时脉输入之一主储存器及一从属储存器,该主储存器具有一资料输入,该从属储存器具有一资料输出,且该主储存器与该从属储存器之电连接上具有一节点;  一转态侦测器,系电连接该节点,接收该主储存器之输出藉由延迟缓冲以形成一警告区域,并根据该资料输入的转态产生一对应脉冲宽度输出;以及  一警告讯号产生器,系电连接该转态侦测器,于该资料输入抵达该警告区域,该警告讯号产生器经由该脉冲宽度和该时脉输入之逻辑动作产生一警告讯号。
地址 台南市东区大学路1号
您可能感兴趣的专利