发明名称 于晶片上系统中利用嵌入式快闪记忆体实现一次可程式化记忆体
摘要
申请公布号 TWI489462 申请公布日期 2015.06.21
申请号 TW097141206 申请日期 2008.10.27
申请人 标准微系统股份有限公司 发明人 艾伦D 贝伦包姆;理查E 瓦勒;拉斐尔 外斯
分类号 G11C16/06 主分类号 G11C16/06
代理机构 代理人 陈长文 台北市松山区敦化北路201号7楼
主权项 一种用于于一晶片上系统(SoC)中使用快闪记忆体实现一次可程式化(OTP)记忆体之方法,该方法包括:提供一SoC,其中该SoC包括于一空白状态中之一快闪记忆体阵列,其中该快闪记忆体阵列包括包含一OTP写入抑制栏位之一OTP区块,且其中该OTP写入抑制栏位系经取消;将资料写入至该OTP区块,包括设定该OTP写入抑制栏位以表示禁止随后写入至该OTP区块;电力循环该SoC;以及回应该电力循环,在一挥发性记忆体中锁存该OTP区块之至少一部分,包含根据该OTP写入抑制栏位判定一OTP写入抑制位元,其后该OTP区块系不可写入的。
地址 美国