摘要 |
1. Устройство обработки данных, содержащее:модуль кодирования, выполненный с возможностью кодирования LDPC, имеющего длину кода 16200 битов, и скорость кодирования равную 8/15, на основе матрицы проверки на четность кода LDPC; имодуль взаимной замены, выполненный с возможностью осуществления взаимной замены знаковых битов кода LDPC, кодируемого модулем кодирования, на символьные биты для символа, соответствующего любой из 16 сигнальных точек, определенных 16QAM, при этомкод LDPC, кодируемый модулем кодирования, включает в себя информационные биты и биты четности, аматрица проверки на четность включает в себя область информационной матрицы, соответствующую информационным битам и область матрицы четности, соответствующую битам четности, причемобласть информационной матрицы представлена таблицей исходного значения матрицы проверки на четность, атаблица исходного значения матрицы проверки на четность представляет собой таблицу, представляющую положения элементов 1 на участке информационной матрицы для каждых 360 столбцов, и выполнена следующим образом:при этом, когда знаковые биты из 8 битов, сохраненных в 8 модулях хранения, имеющих емкость хранения 16200/8 битов и считываемых из соответствующих модулей хранения по одному биту одновременно, выделены для двух последовательных символов, модуль взаимной замены выполнен с возможностью установки (#i+1)-гобита из старших значащих битов знаковых битов 8 битов, в качестве бита b#i, a (#i+1)-гобита из старших значащих битов символьных битов 8 битов указанных двух символов, в качестве бита y#i, и осуществления взаимной замены битов b0, b1, b2, b3, b4, b5, b6 и b7 битами y0, y4, y3, y1, y2, y5, y6 и y7 соответственно.2. У |