发明名称 改良式逻辑电路
摘要
申请公布号 TW018400 申请公布日期 1975.04.01
申请号 TW019973 申请日期 1972.02.23
申请人 巴鲁福斯股份有限公司 发明人 CONSTANTINE SPYRIDEN ANANIADES;HERBERT STOPPER
分类号 H03K19/18 主分类号 H03K19/18
代理机构 代理人 陈世雄 台北巿大安区一○六六一敦化南路六九五号八楼
主权项 1﹒由下列诸项所构成的一种逻辑系统:自放大装置的输出端连接至输入端的负反馈连接,该反馈连接所导致的迟延较输入信号的转换时间为短。2﹒一种逻辑电路在其输入接端适合接受既定最大杂讯阶层条件下的高阶层和低阶层二进位资料信号,该逻辑电路包括:自放大装置的输出端连接至输入端的负反馈接,该负反馈连接将控制放大装置的放大度,致使放大装置的输出阶层高于输入端高阶层,其高出程度为当其逻辑作用被输入端信号所满足时稍高于所定最大杂讯阶层,以及输出低阶层低于输入端低阶层,其减低程度为当其逻辑作用将被输入端信号所不能满足时稍大于所定最大杂讯阶层,输出端阶层将相应输入接端高低阶层之间大约作直线性关系变化。3﹒依据请求专利部份第1项的逻辑电路,其中第一电晶体的偏压装置,使输入接端的全部信号情况在不饱和导电。4﹒依据请求专利部份第2项的逻辑电路,附加包括一个输出接端和一个射极随耦电晶体级将放大装置的输出耦合至输出接端者。5﹒依据请求专利部份第4项的逻辑电路,附加包括当电流通过射极随耦电晶体级降低于一既定最少値以下时就定位输出接端至一参照电位的装置者。6﹒依据请求专利部份第4项的逻辑电路,其中射极随耦电晶体级备有一个集极,一个基极连接至放大装置之输出端,一个射极,和一个高偏压正电源连接于射极随耦级的集极和射极之间,存在于集极和射极电位之间的参照电位曾定位装置在动作时値减低电力损耗者。7﹒依据请求专利部份第4项的逻辑电路,其中;放大装置对输入和输出备有共用的一个接端;和负反馈连接包括一个第一电阻器连接于输出和共用接端之间,一个第二电阻器连接于共用接端和参照电位之间,和一个分路电晶体备有一个集极连接至放大装置的输出端,一个射极连接至共用接端,和一个基极备有反向偏压,其偏压大小为使分路电晶体保持截止至一既定最大电流流过放大装置的输出,当既定最大电流到达使增加放大装置的放大度时分降电晶体开始导通。8﹒依据请求专利部份第7项的逻辑电路,附加包括一个正向偏压两极体串联着第一电阻器在放大装置的输出和共用接端之间,该两极体的选用使在放大装置的输出和共用接端之间所产生电压降实质上等于且极性相反于放大装置的输出和输出接端之间的电压降。9﹒依据请求专利部份第2项的逻辑电路,其中;负反馈连接包括一个第一电阻器连接于输出端和共用接端之间,和一个第二电阻器连接于共用接端和参照电位之间。10﹒依据请求专利部份第2项的逻辑电路,其中信号放大装置包括一个电晶体,包括一个基极接端,一个集极接端,和一个第一电阻器连接集极接端至参照电位,以及负反馈连接包括一个第二电阻器将直接连接集极接端至基极接端和一个第三电阻器连接基极接端至参照电位。11﹒由下列诸项所构成的一种逻辑电路;电晶体装置的基极接端和射极接端之间供负反馈以代表电流流过集极接端的装置,而负反馈的迟延时间和电晶体装置的射极接端的信号阶层上升时间比较则可略去。12﹒依据请求专利部份第11项的逻辑电路,其中供负反馈的装置为一个分压器,包括一个第一电阻器连接于集极接端和基极接端之间,和一个第二电阻器连接于基极接端和参照电位之间。13﹒依据请求专利部份第11项的逻辑电路,附加包括当电流流过射极随耦电晶体级降低至低于最少値时定位输出接端至参照电位的装置。14﹒依据请求专利部份第13项的逻辑电路,其中定位装置包括一个电晶体备有一个接地集极,一个射极连接至输出接端,和一个基极连接至正向偏压电源。15﹒依据请求专利部份第14项的逻辑电路,其中供给负反馈装置包括集极接端和基极接端之间的第一欧姆连接,和基极接端和参照电位之间的第二欧姆连接。16﹒依据请求专利部份第15项的逻辑电路,其中第一欧姆连接包括一个分路电晶体备有一个集极连接至电晶体装置的集极接端,一个射极连接至电晶体装置的基极接端,和一个基极备有反向偏压,其大小致使分路电晶体截止至一既定最大电流流过电晶体装置的集极接端,分路电晶体将在最大电流以上时导通且其电晶体和电晶体装置皆为相同导电型者。17﹒依据请求专利部份第16项的逻辑电路,其中第一欧姆连接包括在电晶体设置的集极和基极接端之间串联连接的一个电阻器和一个两极体,该两极体的选用使在基极接端和集极接端之间的电压降在实质上等于且极性相反于集极接端和输出接端之间的电压降。18﹒依据请求专利部份第17项的逻辑电路,使之适合于演算视既定最大杂讯阶层而定的高阶层和低阶层二进位资料信号,其中第一和第二偏压装置调节成当射极接端为高于高阶层时集极接端为高于高阶层,其高出程度为略大于既定最大杂讯阶层,以及当射极接端为低于低阶层时集极接端为低于低阶层,其减低程度为略大于既定最大杂讯阶层,在集极接端的阶层将反应射极接端在高低阶层间所变化的阶层大致作近似单位放大度斜线的直线性关系变化。19﹒于其输入接端适合接受高低阶层之间摆动的二进位资料信号的一种逻辑电路,该逻辑电路包括;自放大装置输出端连接至输入端的负反馈连接,该负反馈连接将控制放大装置的放大度使其斜度大于单一时且超过输入阶层的大约直线性范围,大致相等于输出阶层范围。20﹒依据请求专利部份第11项的逻辑电路,其中负反馈供给装置包括集极接端和基极接端之间的一个第一欧姆连接,和基极接端和参照电位之间的一个第二欧母连接者。21﹒依据请求专利部份第20项的逻辑电路,其中第一欧姆连接包括一个分路电晶体备有一个集极连接至电晶体装置的集极接端,一个射极连接至电晶体装置的基极接端,和一个基极备有反向偏压,其大小使分路电晶体保持截止至一既定最大电流流过电晶体装置的集极接端,分路电晶体将于最大电流以上时导通且该电晶体和电晶体装置者皆为相同导电型。22﹒依据请求专利部份第20项的逻辑电路,其中第一欧姆连接包括一个电阻器和一个两极体串联连接于电晶体装置的集极和基极接端之间,该两极体的选用使基极接端和集极接端之间所产生的电压降在实质上等于且极性相反于集极接端和输出接端之间的电压降。23﹒依据请求专利部份第1项的逻辑系统包括备有一个基极接端,一个集极接端和一个射极接端的输出半导体装置,上记基极接端将耦合至信号放大装置的输出端,以及将信号放大装置耦合至输出半导体装置的基极的装置,以补偿在上记逻辑电路的信号劣化。24﹒依据请求专利部份第23项的逻辑电路,其中上记逻辑电进行逻辑及闸作用以及其中所述信号放大装置包括备有一个基极接触,一个集极接触和一个射极接端的一个输入半导体装置。25﹒依据请求专利部份第24项的逻辑电路,其中所述补偿信号劣化的装置将输入半导体装置的基极耦合至输出半导体装置的基极者。26﹒依据请求专利部份第23项的逻辑电路,其中所述电路执行逻辑或闸作用且其中所输入至所述信号放大装置包括复多数电晶体者。27﹒依据请求专利部份第24项的逻辑电路,其中所述补偿装置系在输入半导体装置的基极和输出半导体装置的基极之间串联连接者。28﹒依据请求专利部份第24项的逻辑电路,其中所述补偿装置系在输入半导体装置的基极和输出半导体装置的基极之间并联连接者。29﹒于输入和输出信号之间供给大致单一转换特性的一种经改良逻辑电路,包括:备有一个基极接端的一个多射极输入电晶体;备有一个基极接端的一个输出电晶体;限定第一电流流经的装置当所述输出信号企图和第一逻辑状态相同时将所述输出电晶体信号增加至一既定阶层;以及限定第二电流流经的装置当所述输出信号企图和不同逻辑状态相同时将所述输出电晶体信号减低至另一阶层。30﹒依据请求专利部份第29项的逻辑电路,其中所述信号增加和减低装置包括一个电流开关串联连接于所述多射极电晶体的基极和所述输出电晶体的基极和所述输出电晶体的基极之间。31﹒依据请求专利部份第20项的一种逻辑电路,其中所述信号增加和减低装置包括一个电流开关并联连接于所述多射极电晶体的基极和所述输出电晶体的基极之间。
地址 U.S.A.