发明名称 一种电流基准电路
摘要 本发明涉及集成电路技术,具体的说是涉及一种电流基准电路。本发明所述的一种电流基准电路,其特征在于,包括第一电流基准单元、第二电流基准单元和最大电流选择电路,所述第一电流基准单元的输出端与所述最大电流选择电路第一输入端连接,所述第二电流基准单元的输出端与所述最大电流选择电路第二输入端连接,所述最大电流选择电路的输出端为电流基准电路的输出端。本发明的有益效果为,通过采用共源共栅电流镜,使电流的复制更加精确,使三极管Q1、Q2的集电极电压精确相等,并且提高了PSRR,并通过采用最大电流选择电路来实现对第一电流基准单元、第二电流基准单元中的电流进行选择,使输出电流的温度系数更好。本发明尤其适用于电流基准电路。
申请公布号 CN103412597B 申请公布日期 2015.06.17
申请号 CN201310301388.4 申请日期 2013.07.18
申请人 电子科技大学 发明人 方健;潘华;彭宜建;王贺龙;程春云;李源
分类号 G05F1/56(2006.01)I 主分类号 G05F1/56(2006.01)I
代理机构 成都宏顺专利代理事务所(普通合伙) 51227 代理人 李顺德;王睿
主权项 一种电流基准电路,其特征在于,包括第一电流基准单元、第二电流基准单元和最大电流选择电路,所述第一电流基准单元的输出端与所述最大电流选择电路第一输入端连接,所述第二电流基准单元的输出端与所述最大电流选择电路第二输入端连接,所述最大电流选择电路的输出端为电流基准电路的输出端;所述第一电流基准单元、第二电流基准单元用于分别产生一个独立的基准电流输出,第一电流基准单元产生的基准电流在低温时候具有较好的温度特性且电流值大于第二电流基准单元在低温时候产生的基准电流,第二电流基准单元产生的基准电流在高温时候具有较好的温度特性且电流值大于第一电流基准单元在高温时候产生的基准电流;所述最大电流选择电路用于选择第一电流基准单元和第二电流基准单元产生的电流中大的一路电流作为电流基准电路的输出;所述第一电流基准单元包括第一PMOS管P1、第二PMOS管P2、第三PMOS管P3、第四PMOS管P4、第五PMOS管P5、第六PMOS管P6、第七PMOS管P7、第一NMOS管N1、第二NMOS管N2、第三NMOS管N3、第四NMOS管N4、第五NMOS管N5、第六NMOS管N6、第一三极管Q1、第二三极管Q2、第一电阻R1、第二电阻R2和第三电阻R3,所述最大电流选择电路包括第八PMOS管P8、第九PMOS管P9、第十PMOS管P10、第十一PMOS管P11、第七NMOS管N7、第八NMOS管N8、第九NMOS管N9、第十NMOS管N10、第十一NMOS管N11、第十二NMOS管N12、第十三NMOS管N13、第十四NMOS管N14、第十五NMOS管N15和第十六NMOS管N16,所述第二电流基准单元包括第十二PMOS管P12、第十三PMOS管P13、第十四PMOS管P14、第十五PMOS管P15、第十六PMOS管P16、第十七PMOS管P17、第十八PMOS管P18、第十七NMOS管N17、第十八NMOS管N18、第十九NMOS管N19、第二十NMOS管N20、第二十一NMOS管N21、第二十二NMOS管N22第四电阻R4、第五电阻R5、第六电阻R6、第三三极管Q3和第四三极管Q4;其中,第一PMOS管P1的栅极和漏极与第一NMOS管N1的漏极和第二NMOS管N2的栅极连接,第一NMOS管N1的栅极与第四PMOS管P4的漏极和栅极、第五PMOS管P5的栅极、第六PMOS管P6的源极和第八PMOS管P8的栅极连接,第二PMOS管P2的栅极和漏极与第二NMOS管N2的漏极和第三PMOS管P3的栅极连接,第三PMOS管P3漏极与第四NMOS管N4的源极、第五NMOS管N5的栅极、第六NMOS管N6的栅极和漏极连接,第四NMOS管N4的栅极和漏极与第三NMOS管N3的栅极和第七PMOS管P7的漏极连接,第三NMOS管N3的漏极与第六PMOS管P6的漏极和栅极、第七PMOS管P7的栅极和第九PMOS管P9的栅极连接,第五NMOS管N5的漏极和第三NMOS管N3的源极连接、第五NMOS管的源极与第一三极管Q1的集电极和基极、第一电阻R1的一端连接,第一三极管Q1的发射极与第二电阻R2的一端连接,第六NMOS管N6的源极与第二三极管Q2的集电极和基极、第三电阻R3的一端连接,第一NMOS管N1的源极和第二NMOS管N2的源极接地;第八PMOS管P8的漏极和第九PMOS管P9的源极连接,第九PMOS管P9的漏极与第七NMOS管N7的漏极和栅极、第九NMOS管N9的栅极、第十三NMOS管N13的漏极连接,第七NMOS管N7的源极与第八NMOS管N8的栅极和漏极、第十NMOS管N10的栅极连接,第九NMOS管N9的源极和第十NMOS管N10的漏极连接,第十一NMOS管N11的栅极、第十三NMOS管N13的栅极、第十五NMOS管N15的栅极和漏极、第十一PMOS管P11的漏极连接,第十一NMOS管N11的源极和第十二NMOS管N12的漏极连接,第十二NMOS管N12的栅极、第十四NMOS管N14的栅极、第十六NMOS管N16的栅极和漏极、第十五NMOS管N15的源极连接,第十PMOS管P10和漏极第十一PMOS管P11的源极连接;第九NMOS管N9的漏极和第十一NMOS管N11的漏极连接作为电流基准电路的输出端;第十PMOS管P10的栅极与第十二PMOS管P12的栅极、第十三PMOS管P13的栅极和漏极、第十五PMOS管P15的源极、第二十二NMOS管N22的栅极连接,第十一PMOS管P11的栅极与第十四PMOS管P14的栅极、第十五PMOS管P15的栅极和漏极、第十八NMOS管N18的漏极连接,第十二PMOS管P12的漏极与第十四PMOS管P14的源极连接,第十四PMOS管P14的漏极与第十七NMOS管N17的漏极和栅极、第十八NMOS管N18的栅极连接,第十七NMOS管N17的源极与第十九NMOS管N19的漏极和栅极、第二十NMOS管N20的栅极、第十六PMOS管P16的漏极连接,第十八NMOS管N18的源极和第二十NMOS管N20的漏极连接,第十九NMOS管N19的源极和第三三极管Q3的集电极和基极、第四电阻R4的一端连接,第二十NMOS管N20的源极和第四三极管Q4的集电极和基极、第六电阻R6的一端连接,第四三极管Q4的发射极与第五电阻R5的一端连接,第十六PMOS管P16的栅极与第十七PMOS管P17的栅极和漏极、第二十一NMOS管N21的漏极连接,第二十一NMOS管N21的栅极与第十八PMOS管P18的栅极和漏极、第二十二NMOS管N22的漏极连接,第二十一NMOS管N21的源极和第二十二NMOS管N22的源极接地;第一电阻R1的另一端、第二电阻R2的另一端、第三电阻R3的另一端、第四电阻R4的另一端、第五电阻R5的另一端、第六电阻R6的另一端、第二三极管Q2的发射极、第三三极管Q3的发射极、第八NMOS管N8的源极、第十NMOS管N10的源极、第十二NMOS管N12的源极、第十四NMOS管N14的源极和第十六NMOS管N16的源极均接地;第一PMOS管P1的源极、第二PMOS管P2的源极、第三PMOS管P3的源极、第四PMOS管P4的源极、第五PMOS管P5的源极、第八PMOS管P8的源极、第十PMOS管P10的源极、第十二PMOS管P12的源极、第十三PMOS管P13的源极、第十六PMOS管P16的源极、第十七PMOS管P17的源极和第十八PMOS管P18的源极连接电源。
地址 611731 四川省成都市高新区(西区)西源大道2006号