发明名称 使用FPGA等效E2的方法和电路
摘要 本发明公开了一种使用FPGA等效E2的方法,可实现E2读、写、擦除、以及BANK、CHECK、CHIP操作相同的等效结果,在先锁存后擦写操作步骤上与真实E2功能保持一致,具有E2未经擦除可直接写入的等效功能。本发明还公开了一种在FPGA上实现所述方法的硬件电路,包括:一E2状态机,一页计数器电路,一BANK计数器电路,一CHIP计数器电路,一页锁存器,一双口RAM。本发明使用FPGA内部逻辑和BRAM搭建E2等效电路,用于不需要实现E2掉电保持数据功能的ASIC原型机验证和仿真器中,模拟真实E2的操作结果。
申请公布号 CN104715083A 申请公布日期 2015.06.17
申请号 CN201310674009.6 申请日期 2013.12.11
申请人 上海华虹集成电路有限责任公司 发明人 叶宏伟
分类号 G06F17/50(2006.01)I;G11C16/06(2006.01)I 主分类号 G06F17/50(2006.01)I
代理机构 上海浦一知识产权代理有限公司 31211 代理人 戴广志
主权项 一种使用FPGA等效E2的方法,所述E2即EEPROM;其特征在于:用FPGA的块存储器BRAM搭建一块第一双口RAM,模拟E2页锁存器功能;用FPGA的BRAM搭建一块第二双口RAM,实现E2存储器功能;用FPGA的逻辑,结合所述第一双口RAM和第二双口RAM实现等效E2的读、擦和写功能,并且实现包括块操作模式BANK、奇偶页校验模式CHECK和片操作模式CHIP在内的为可测性设计的特殊模式操作;用同一个计数器电路产生所述第一双口RAM和第二双口RAM的地址信号、读信号和写信号;在一个时钟周期内,从所述第一双口RAM的读端口读出数据和从所述第二双口RAM的读端口读出数据,然后将读出的所述数据进行相或运算或者进行相与运算,将运算结果写入第二双口RAM的写端口,实现E2单写功能。
地址 201203 上海市浦东新区碧波路572弄39号