发明名称 一种PCI总线转换为ISA和APB总线设计方法
摘要 本发明提出一种PCI总线转换为ISA和APB总线设计方法,解决目前嵌入式计算机系统中处理器不能同时访问符合ISA并行总线协议的设备的问题。本发明采取的技术方案包括:PCI总线接口1接收来自PCI总线的PCI总线配置指令,将所述PCI总线配置指令发送给PCI指令解析控制模块2;PCI指令解析控制模块2从PCI总线配置指令中解析出寄存器地址和寄存器存储地址发送给PCI总线配置寄存器模块3;PCI配置寄存器处理模块3将所述寄存器地址写入PCI总线配置寄存器模块3内与寄存器存储地址对应的PCI控制寄存器中。
申请公布号 CN104714907A 申请公布日期 2015.06.17
申请号 CN201310675620.0 申请日期 2013.12.11
申请人 中国航空工业第六一八研究所 发明人 陈浩;左忠卫;高尚
分类号 G06F13/38(2006.01)I;G06F13/42(2006.01)I 主分类号 G06F13/38(2006.01)I
代理机构 中国航空专利中心 11008 代理人 杜永保
主权项 一种PCI总线转换为ISA和APB总线设计方法,其特征在于,包括:PCI总线接口(1)接收来自PCI总线的PCI总线配置指令,将所述PCI总线配置指令发送给PCI指令解析控制模块(2);PCI指令解析控制模块(2)从PCI总线配置指令中解析出寄存器地址和寄存器存储地址发送给PCI总线配置寄存器模块(3);PCI配置寄存器处理模块(3)将所述寄存器地址写入PCI总线配置寄存器模块(3)内与寄存器存储地址对应的PCI控制寄存器中;PCI总线接口(1)接收来自PCI总线的指令,将所述PCI总线指令发送给PCI指令解析控制模块(2);PCI指令解析控制模块(2)从PCI总线指令中解析出PCI总线指令目的地的地址空间,将所述地址空间与PCI总线配置寄存器模块(3)存储的寄存器地址比对,如果所述地址空间属于APB总线时序控制模块(4),将所述PCI总线指令发送给APB总线时序控制模块(4);如果所述地址空间属于ISA总线时序控制模块(5),将所述PCI总线指令发送给ISA总线时序控制模块(5);APB总线时序控制模块(4)按照PCI总线指令通过APB总线接口8对APB从设备进行读写操作;ISA总线时序控制模块(5)按照PCI总线指令通过ISA总线接口9对ISA从设备进行读写操作。
地址 710065 陕西省西安市雁塔区电子一路92号