发明名称 基于双路摄像头视频拼接的缓存与显示的装置与方法
摘要 本发明涉及图像处理和显示领域,为一种基于双路摄像头视频拼接的缓存显示简易装置,能够在单路摄像头视频缓存显示装置的基础上,通过对电路的简单修改便可实时显示双路摄像头产生并经过拼接处理后的视频,适合硬件实现,既节省电路设计开发的时间与精力,又节约宝贵的硬件资源。为此,本发明采取的技术方案是,基于双路摄像头视频拼接的缓存与显示的装置,结构为:摄像头1 201与摄像头2 202同时将行像素对应输出到缓存FIFO1_1 203与缓存FIFO2 205中;对于缓存FIFO1_1 203来说,其输入频率与输入数据宽度与摄像头1 201输出像素的频率及输出数据宽度相同。本发明主要应用于图像处理和显示。
申请公布号 CN104717470A 申请公布日期 2015.06.17
申请号 CN201510124850.7 申请日期 2015.03.19
申请人 天津大学 发明人 史再峰;贾圆圆;庞科;徐江涛;赵升;周佳慧
分类号 H04N7/18(2006.01)I;H04N5/265(2006.01)I 主分类号 H04N7/18(2006.01)I
代理机构 天津市北洋有限责任专利代理事务所 12201 代理人 刘国威
主权项 一种基于双路摄像头视频拼接的缓存与显示的装置,其特征是,结构为:结构为:摄像头1 201与摄像头2 202同时将行像素对应输出到缓存FIFO1_1 203与缓存FIFO2 205中;对于缓存FIFO1_1 203来说,其输入频率与输入数据宽度与摄像头1 201输出像素的频率及输出数据宽度相同,而其输出频率及输出数据宽度与拼接处理单元206的输入频率及输入数据宽度一致;而对于缓存FIFO1 204与缓存FIFO2 205的时钟频率来说,缓存FIFO2205的输入频率与摄像头2202输出数据频率一致,而输出频率与拼接处理单元206的输入数据频率相同,而缓存FIFO1 204的输入与输出时钟频率都与拼接处理单元206的输入数据频率相同;对于缓存FIFO1 204与缓存FIFO2 205的输入数据宽度来说,缓存FIFO2205的输入数据宽度与摄像头输出数据宽度一致,输出数据宽度与拼接处理单元206的输入数据宽度一致,而缓存FIFO1 204的输入与输出数据宽度都与拼接处理单元206的输入数据宽度一致;拼接处理单元206的输入输出频率以及输入输出数据宽度都与DDR 208的一致;缓存FIFO1_1 203输出到缓存FIFO1 204;缓存FIFO1 204与缓存FIFO2 205向拼接处理单元206写入数据;在数据经过拼接处理单元206计算后,再输入到内存DDR 208进行缓存,在内存DDR控制器的控制下,内存DDR 208中的一行像素信息首先写入缓存FIFO3 209中,然后再从缓存FIFO3 209读出并写入VGA显示设备,与此同时,DDR向缓存FIFO4 210缓存另一行像素信息,缓存FIFO3 209读空后,FIFO4 210写满,此时再从缓存FIFO4 210读出像素信息到VGA显示设备,同时内存DDR向缓存FIFO3 209写入下一行像素;以此类推。
地址 300072 天津市南开区卫津路92号