发明名称 MOSFET及其制造方法
摘要 本申请公开了一种MOSFET及其制造方法,该MOSFET在SOI晶片中形成,所述MOSFET包括:浅沟槽隔离区,在所述半导体层中限定有源区;栅叠层,位于所述半导体层上;源区和漏区,位于所述半导体层中且位于所述栅叠层两侧;沟道区,位于所述半导体层中且夹在所述源区和漏区之间;背栅,位于所述半导体衬底中;第一假栅叠层,与所述半导体层和所述浅沟槽隔离区之间的边界重叠;以及第二假栅叠层,位于所述浅沟槽隔离区上,其中,所述MOSFET还包括位于栅叠层和第一假栅叠层之间并且分别与源区和漏区电连接的导电通道、以及位于第一假栅叠层和第二假栅叠层之间并且与背栅电连接的导电通道。该MOSFET可以利用假栅叠层防止背栅和源/漏区之间短路的发生。
申请公布号 CN103050525B 申请公布日期 2015.06.17
申请号 CN201110308554.4 申请日期 2011.10.12
申请人 中国科学院微电子研究所 发明人 朱慧珑;梁擎擎;尹海洲;骆志炯
分类号 H01L29/78(2006.01)I;H01L29/423(2006.01)I;H01L21/336(2006.01)I 主分类号 H01L29/78(2006.01)I
代理机构 中科专利商标代理有限责任公司 11021 代理人 王波波
主权项 一种在SOI晶片中形成的MOSFET,所述SOI晶片包括半导体衬底、绝缘埋层和半导体层,所述绝缘埋层位于所述半导体衬底上,所述半导体层位于所述绝缘埋层上,所述MOSFET包括:浅沟槽隔离区,在所述半导体层中限定有源区;栅叠层,位于所述半导体层上;源区和漏区,位于所述半导体层中且位于所述栅叠层两侧;沟道区,位于所述半导体层中且夹在所述源区和漏区之间;背栅,位于所述半导体衬底中,并且至少在沟道区的下方延伸;第一假栅叠层,与所述半导体层和所述浅沟槽隔离区之间的边界重叠;以及第二假栅叠层,位于所述浅沟槽隔离区上,其中,所述MOSFET还包括位于栅叠层和第一假栅叠层之间并且分别与源区和漏区电连接的导电通道、以及位于第一假栅叠层和第二假栅叠层之间并且与背栅电连接的导电通道。
地址 100029 北京市朝阳区北土城西路3号