发明名称 基于FPGA的视频图像切换系统
摘要 本发明涉及一种基于FPGA的视频图像切换系统。该系统包括FPGA芯片及与其连接的DDR3存储器;FPGA芯片用于接收第一路视频数据流,并通过其内部缓存将第一路视频数据流按帧顺序写入DDR3存储器;以及通过内部缓存从DDR3存储器中按帧顺序读取第一路视频数据流并将其输出;FPGA芯片还用于接收第二路视频数据流,并通过内部缓存将第二路视频数据流按帧顺序写入DDR3存储器;当需要将输出由第一路视频切换至第二路视频时,FPGA芯片在从DDR3存储器中读取完第一路视频数据流的完整一帧图像数据后,通过内部缓存按帧顺序读取第二路视频数据流并将其输出。本发明通过在FPGA芯片的内部缓存与DDR3存储器之间循环读写操作,摆脱了内存运行周期要求的限制,实现了图像的无缝切换。
申请公布号 CN104702860A 申请公布日期 2015.06.10
申请号 CN201510122778.4 申请日期 2015.03.19
申请人 深圳市载德光电技术开发有限公司 发明人 李鹏;辛有安;李学瑞;李创
分类号 H04N5/268(2006.01)I 主分类号 H04N5/268(2006.01)I
代理机构 深圳市恒申知识产权事务所(普通合伙) 44312 代理人 陈健
主权项 一种基于FPGA的视频图像切换系统,其特征在于,包括FPGA芯片及与其连接的DDR3存储器;所述FPGA芯片用于接收第一路视频数据流,并通过其内部缓存将所述第一路视频数据流按帧顺序写入所述DDR3存储器;以及通过所述内部缓存从所述DDR3存储器中按帧顺序读取所述第一路视频数据流并将其输出;所述FPGA芯片还用于接收第二路视频数据流,并通过所述内部缓存将所述第二路视频数据流按帧顺序写入所述DDR3存储器;当需要将输出由第一路视频切换至第二路视频时,所述FPGA芯片在从所述DDR3存储器中读取完所述第一路视频数据流的完整一帧图像数据后,通过所述内部缓存按帧顺序读取所述第二路视频数据流并将其输出。
地址 518000 广东省深圳市南山区桃园街道珠光创新科技园3栋3楼