发明名称 插入延迟的装置、核医学成像装置、插入延迟的方法以及校正方法
摘要 可以提高TDC的定时精度。一种根据实施例用于插入延迟的装置,该实施例包含信号生成电路、多个搬送元件以及延迟列电路。信号生成电路被配置为生成开始信号。多个搬送元件列状地连接,并且搬送元件分别具备接收停止信号的输入。延迟列电路包含从多个搬送元件中选择的一个或者多个延迟模块、连接于延迟模块中的至少一个和信号生成电路之间的至少一根反馈线以及多个启动输入。多个启动输入分别设置于延迟模块分别对应的一个。延迟链电路被配置为基于在启动输入处接收且选择延迟量的延迟选择信号生成延迟量,以及被配置为向信号生成电路提供所选择的延迟量,该信号生成电路被配置为对开始信号编入延迟。
申请公布号 CN104685373A 申请公布日期 2015.06.03
申请号 CN201480001093.8 申请日期 2014.03.13
申请人 株式会社东芝;东芝医疗系统株式会社 发明人 格里戈里·J·曼
分类号 G01T1/161(2006.01)I;G01T7/00(2006.01)I;H03K5/06(2006.01)I 主分类号 G01T1/161(2006.01)I
代理机构 北京集佳知识产权代理有限公司 11227 代理人 舒艳君;李洋
主权项 一种对时间数字电路亦即TDC的开始信号插入延迟的装置,其特征在于,具备:信号生成电路,其构成为生成上述开始信号;多个搬送元件,它们列状地连接,其中,上述搬送元件分别具备接收停止信号的输入;以及延迟列电路,其包含从上述多个搬送元件中选择的一个或者多个延迟模块、连接于上述延迟模块中的至少一个和上述信号生成电路之间的至少一根反馈线、以及多个启动输入,其中,上述多个启动输入分别设置于上述延迟模块分别对应的一个,上述延迟列电路构成为根据通过上述启动输入接收且选择延迟量的延迟选择信号而生成延迟量,以及构成为向还构成为对上述开始信号编入上述延迟的上述信号生成电路提供上述所选择的量的延迟。
地址 日本东京都