发明名称 像素电路及其显示装置和一种像素电路驱动方法
摘要 本申请公开了一种像素电路及其显示装置和一种像素电路驱动方法。在数据输入阶段,通过第四晶体管将数据线上的数据电压信号转换成编程电流信号,并在驱动晶体管的控制极和第二极之间形成编程电压,将该编程电压存储于存储电容中;在发光阶段,编程电压导通驱动晶体管,并形成与编程电流相同的驱动电流,从而驱动发光元件。驱动电流的大小与驱动晶体管的阈值电压,迁移率以及发光元件的阈值电压无关,保证了补偿的精确性和高速性。此外,本申请电路结构简单,可以有效增加像素的开口率,提高面板的成品率,降低生产成本。
申请公布号 CN104680968A 申请公布日期 2015.06.03
申请号 CN201310616783.1 申请日期 2013.11.27
申请人 北京大学深圳研究生院 发明人 张盛东;冷传利;王
分类号 G09G3/32(2006.01)I 主分类号 G09G3/32(2006.01)I
代理机构 深圳鼎合诚知识产权代理有限公司 44281 代理人 郭燕;彭愿洁
主权项 一种像素电路,其特征在于,包括:用于耦合在第一公共电极(VDD)和第二公共电极(VSS)之间的发光支路,所述发光支路包括用于串联在第一公共电极(VDD)和第二公共电极(VSS)之间的驱动晶体管(21)、第三开关晶体管(23)和发光元件(20),所述驱动晶体管(21)的控制极耦合至存储节点(26),所述驱动晶体管(21)根据所述存储节点(26)的电位,为所述发光元件(20)提供驱动电流;所述第三开关晶体管(23)的控制极用于输入发光控制扫描信号(EM),所述第三开关晶体管(23)在发光控制扫描信号(EM)的控制下在导通和关闭状态之间进行切换;存储电容(25),所述存储电容(25)的第一端耦合至所述存储节点(26),所述存储电容(25)的第二端和所述驱动晶体管(21)的第二极耦合至电流节点(27);第二开关晶体管(22),所述第二开关晶体管(22)的第二极耦合至所述存储节点(26),第一极用于在第二开关晶体管(22)导通的状态下输入第二参考电位,控制极用于输入第一扫描信号(scan1);第四晶体管(24),所述第四晶体管(24)的第一极耦合至所述电流节点(27),第二极耦合至数据线(Data)上,控制极用于输入第二扫描信号(scan2);在数据输入阶段,所述第二开关晶体管(22)和所述第四晶体管(24)分别在所述第一扫描信号(scan1)和所述第二扫描信号(scan2)的有效信号控制下导通,为所述存储节点(26)存储编程电压。
地址 518055 广东省深圳市南山区西丽深圳大学城北大园区