发明名称 非易失性存储器
摘要 本发明公开了一种非易失性存储器,包含:存储单元,包括:第一字元线;第二字元线;控制线;逻辑电路,具有二输入端连接至二字元线以及输出端连接至控制线;位元线;第一晶胞,具有控制端连接至第一字元线、第一端连接至控制线、及第二端选择性地连接至第一位元线;及第二晶胞,具有控制端连接至第二字元线、第一端连接至控制线、及第二端选择性地连接至位元线。当二字元线其中之一为选定字元线时,逻辑电路输出端提供第一电平至控制线;及二字元线并非为选定字元线时,逻辑电路输出端提供第二电平至控制线。
申请公布号 CN104658605A 申请公布日期 2015.05.27
申请号 CN201310740429.X 申请日期 2013.12.27
申请人 智原科技股份有限公司 发明人 邱智康;王维偿;杨生泰
分类号 G11C16/10(2006.01)I;G11C16/14(2006.01)I 主分类号 G11C16/10(2006.01)I
代理机构 隆天知识产权代理有限公司 72003 代理人 张然;李昕巍
主权项 一种非易失性存储器,包含:一第一存储单元,包括:一第一字元线;一第二字元线;一第一控制线;一第一逻辑电路,具有一第一输入端连接至该第一字元线、一第二输入端连接至该第二字元线以及一输出端连接至该第一控制线;其中,该第一字元线与该第二字元线其中之一为一选定字元线时,该输出端提供一第一电平至该第一控制线;以及,该第一字元线与该第二字元线并非为该选定字元线时,该输出端提供一第二电平至该第一控制线;一第一位元线;一第一晶胞,具有一控制端连接至该第一字元线、一第一端连接至该第一控制线以及一第二端选择性地连接至该第一位元线;以及一第二晶胞,具有一控制端连接至该第二字元线、一第一端连接至该第一控制线以及一第二端选择性地连接至该第一位元线。
地址 中国台湾新竹市