发明名称 ADC的自适应滤波数字校准电路和方法
摘要 本发明公开了一种ADC的自适应滤波数字校准电路,包括:控制模块,定点加法器,定点乘法器;控制模块包括:有限状态机,移位寄存器,寄存器阵列;定点加法器实现对加数和被加数编码后相加;控制模块控制完成全部校准算法运算操作,校准算法运算操作步骤包括:控制模块控制从外部ADC获取原始二进制值;根据权重和扰动信号计算误差值,并根据误差值进行权重更新和扰动信号更新运算;增益校准运算;进行最后结果运算。本发明还公开了一种ADC的自适应滤波数字校准方法。本发明能提高自适应滤波运算速度以及精度,且具有友好的接口协议,方便嵌入到现有各种ADC逻辑电路中。
申请公布号 CN104660260A 申请公布日期 2015.05.27
申请号 CN201510067902.1 申请日期 2015.02.10
申请人 上海华虹宏力半导体制造有限公司 发明人 张东升
分类号 H03M1/10(2006.01)I 主分类号 H03M1/10(2006.01)I
代理机构 上海浦一知识产权代理有限公司 31211 代理人 郭四华
主权项 一种ADC的自适应滤波数字校准电路,其特征在于,自适应滤波数字校准电路包括:控制模块,多个定点加法器,定点乘法器;所述控制模块包括:有限状态机,移位寄存器,寄存器阵列;多个所述定点加法器用于实现并行加法运算,各所述定点加法器都分别包括3个输入端和2个输出端,3个输入端分别输入加数、被加数和数据编码指示信号,1个输出端输出数据溢出指示信号,另1个输出端输出加法运算结果,所述数据编码指示信号由所述有限状态机提供并包括4位,所述加数和所述被加数分别在所述数据编码指示信号的2位信号的控制下进行格式变化、所述定点加法器对格式变化后的所述加数和所述被加数进行加法运算;所述控制模块控制整个所述自适应滤波数字校准电路的工作状态并控制完成全部校准算法运算操作,校准算法运算操作步骤包括:步骤一、所述控制模块控制从所述外部ADC获取第一个原始二进制值,在校准使能信号为使能状态时,接着获取第二个原始二进制值,之后进行步骤二;在校准使能信号为非使能状态时,所述控制模块控制获取第一个原始二进制值后直接进入步骤四;步骤二、根据权重和扰动信号计算误差值,并根据误差值进行权重更新和扰动信号更新运算,完成更新运算后,判断是否已经过M次更新运算,M大于1;如果已经经过M次更新运算,则判断误差值是否小于2LSB,如果误差值小于2LSB则进入增益校准运算并以更新后的权重为最优权重,否则直接停止运算并在所述控制模块的error端口输出一个周期的高脉冲;如果更新运算次数小于M,则重新进行步骤一;步骤三、增益校准运算,首先计算最优权重和,之后进行增益修正运算,不断调整ADC输出特性曲线增益系数,一直到增益误差小于2LSB,之后进入步骤四;步骤四、进行最后结果运算,最后结果运算为采样最优权重对所述第一个原始二进制值的各位进行带权重相加,获得求和值后乘以增益系数,最后结果运算之后从所述控制模块的bincode端口给出数据结果,并从eoc端口输出一个周期的高脉冲信号。
地址 201203 上海市浦东新区张江高科技园区祖冲之路1399号