发明名称 脉冲快速响应接收装置
摘要 本实用新型为脉冲快速响应接收装置,解决现有的脉冲信号响应接收装置需要较长的数字处理时间的问题。射频滤波电路对进入的天线的接收信号进行提取,输出到放大电路,放大电路输出到中频滤波放大电路,中频滤波放大电路输出至检波电路,检波电路输出至去直流电路完成对检波输出的脉冲视频信号中的直流成分进行去除,AD采样电路完成视频信号的模数转换,AD采样电路输出数据送入FPGA处理后输出,本振电路一路输出产生混频所需的本振信号,另一路输出经晶体、数字时钟电路产生AD采样电路、FPGA所需的运行时钟。
申请公布号 CN204362038U 申请公布日期 2015.05.27
申请号 CN201420834193.6 申请日期 2014.12.25
申请人 成都九洲迪飞科技有限责任公司 发明人 李源;申江;吴邦学
分类号 H04B1/16(2006.01)I 主分类号 H04B1/16(2006.01)I
代理机构 成都立信专利事务所有限公司 51100 代理人 冯忠亮
主权项 脉冲快速响应接收装置,其特征在于射频滤波电路对进入的天线的接收信号进行提取,并对带外信号进行有效的滤除后输出到放大电路,放大电路实现对输入信号进行低噪声放大后输出到混频电路,混频电路进行射频信号与本振信号的混频,把接收信号搬移到中频滤波放大电路,中频滤波放大电路完成对混频后的中频信号提取、放大,并对中频带外信号进行滤除后输出至检波电路,检波电路完成对中频信号的检测,输出随输入信号幅度变化的脉冲视频信号至去直流电路,去直流电路完成对检波输出的脉冲视频信号中的直流成分进行去除,输出至AD采样电路,AD采样电路完成视频信号的模数转换,AD采样频率为60MHz,8bit,AD采样电路输出数据送入FPGA芯片处理后输出,本振电路一路输出产生混频所需的本振信号,另一路输出经晶体、数字时钟电路产生AD采样电路、FPGA芯片所需的运行时钟。
地址 610041 四川省成都市高新区天府大道中段1366号天府软件园6栋7楼