发明名称 一种基于GPU的外辐射源雷达信号处理快速实现方法
摘要 本发明公开了一种基于GPU的外辐射源雷达信号处理快速实现方法。在直达波、杂波抑制环节,首先将整个数据分为N个数据块,再将数据块分为L个数据段,每个数据段内的数据点数为M;再次将各块数据段号相同的数据拼接在一起,第N块数据的当前段与第1块数据的下一段拼接在一起;GPU启用M×N个线程进行并行处理;在相干累积和徙动校正环节中,首先对数据进行分段,设都分为n段;其次对连续分段进行分组,设每DIM个分段为一组;各组数据依次拼接在一起存储在GPU显存的连续地址空间内;最后对每组数据进行GPU并行处理。本发明更适合于GPU并行处理,具有更高加速比,能够满足实时处理需求。
申请公布号 CN103308897B 申请公布日期 2015.05.27
申请号 CN201310176310.4 申请日期 2013.05.14
申请人 中国科学院电子学研究所 发明人 胡东辉;李晓波;关欣;仲利华;丁赤飚
分类号 G01S7/41(2006.01)I;G01S7/292(2006.01)I 主分类号 G01S7/41(2006.01)I
代理机构 北京理工大学专利中心 11120 代理人 杨志兵;高燕燕
主权项 一种基于GPU的外辐射源雷达信号处理快速实现方法,包括直达波、杂波抑制环节、相干累积及徙动校正环节和恒虚警检测;其特征在于:在直达波、杂波抑制环节中,对要处理的数据进行交叉重组,具体为:首先将整个数据分为N个等长的数据块,其次将每个数据块再分为L个等长的数据段,每个数据段内的数据点数为M=整个数据总长÷N÷L;然后将各块数据段号相同的数据依次拼接在一起,第N个数据块第i段结尾与第1个数据块第i+1段的起始数据拼接在一起,形成一种新的存储结构,存储在GPU显存的连续地址空间内,i的取值范围为1~L‑1;GPU启用M×N个线程,针对拼接后的数据,每M×N个数据点进行并行处理;在相干累积及徙动校正环节,对要处理的数据进行分组并行处理,具体为:首先对参考信号和直达波、杂波抑制后的回波信号进行分段,设都分为n段,每段数据长度为L<sub>e</sub>;其次对连续分段进行分组,设每DIM个分段为一组,DIM为整数,每组包含DIM×L<sub>e</sub>个数据点;各组数据依次拼接在一起存储在GPU显存的连续地址空间内;启用DIM×L<sub>e</sub>个GPU线程,对每组数据进行GPU并行处理。
地址 100080 北京市海淀区北四环西路19号