发明名称 串行数字数据通信接口
摘要 一种用于从数据发送器12到数据接收器14的数据发送的串行协议和接口,其中传播延迟可以多达数个时钟循环之久并且可以缓慢地变化。数据接收器向数据发送器提供时钟。由接收器或者发送器提供的同步信号以由时钟控制的传送速率来启动数据传输的帧。同步信号协调被称为帧长度的预定数目的数据位跟随其后的数据报头的发送。数据接收器使用报头位以确定用以对后续数据位进行采样的时间。限制帧的长度以提供传播延迟线路特征尚未改变到足以造成位错误的充分可能性。该系统在各帧的开头重新同步。
申请公布号 CN101529790B 申请公布日期 2015.05.20
申请号 CN200780039238.3 申请日期 2007.09.21
申请人 美国亚德诺半导体公司 发明人 迈克尔·C·W·科尔恩;阿兰·盖里
分类号 H04L7/04(2006.01)I;H04L7/10(2006.01)I;H04L7/033(2006.01)I 主分类号 H04L7/04(2006.01)I
代理机构 中国国际贸易促进委员会专利商标事务所 11038 代理人 冯玉清
主权项 一种用于数据发送器与数据接收器之间二进制数据信号串行通信的方法,所述二进制数据信号在代表第一二进制值的第一逻辑电平与代表第二二进制值的第二逻辑电平之间变化,所述方法包括:将时钟信号通过时钟信道从所述数据接收器发送到所述数据发送器,所述时钟信号具有预定时钟周期;将同步信号通过同步信道从所述数据接收器发送到所述数据发送器;响应于所述同步信号来初始化包括报头码和报头码之后多个数据位的帧的发送,所述报头码和所述数据位中的每一位具有至少三倍于预定时钟周期的信号宽度;在所述数据接收器通过数据信道接收所述帧中的所述二进制数据信号,所述接收包括:基于所述预定时钟周期对所述数据信道上的所述报头码的第一报头位进行多次采样,确定所述帧中在所述第一报头位之后的数据位的数据位采样时间,所确定的数据位采样时间是基于读取第一报头位的时钟选择的,以保证所述采样尽可能靠近位的中心进行;以及在所述数据接收器在所述数据位采样时间检测每个所述数据位的逻辑值。
地址 美国马萨诸塞州