发明名称 | 一种基于FPGA的服务器存储电路 | ||
摘要 | 本实用新型公开了一种基于FPGA的服务器存储电路,包括服务器处理器连接DDR3内存芯片,所述服务器处理器连接PCIE接口并通过所述PCIE接口连接FPGA芯片,所述的FPGA芯片连接DDR3缓存芯片,所述FPGA芯片包括至少即第一串行RapidIO接口、第二串行RapidIO接口、第三串行RapidIO接口和第四串行RapidIO接口,所述的第一串行RapidIO接口连接第一SATA/SAS存储装置,所述的第二串行RapidIO接口连接第二SATA/SAS存储装置,所述的第三串行RapidIO接口连接第三SATA/SAS存储装置,所述的第四串行RapidIO接口连接第四SATA/SAS存储装置。 | ||
申请公布号 | CN204347812U | 申请公布日期 | 2015.05.20 |
申请号 | CN201420873110.4 | 申请日期 | 2014.12.30 |
申请人 | 上海师范大学 | 发明人 | 杨敏 |
分类号 | G06F3/06(2006.01)I | 主分类号 | G06F3/06(2006.01)I |
代理机构 | 上海伯瑞杰知识产权代理有限公司 31227 | 代理人 | 季申清 |
主权项 | 一种基于FPGA的服务器存储电路,其特征在于,所述服务器存储电路包括服务器处理器,所述服务器处理器连接DDR3内存芯片,所述服务器处理器连接PCIE接口并通过所述PCIE接口连接FPGA芯片,所述的FPGA芯片连接DDR3缓存芯片,所述FPGA芯片包括至少4个串行RapidIO接口,即第一串行RapidIO接口、第二串行RapidIO接口、第三串行RapidIO接口和第四串行RapidIO接口,所述的第一串行RapidIO接口连接第一SATA/SAS存储装置,所述的第二串行RapidIO接口连接第二SATA/SAS存储装置,所述的第三串行RapidIO接口连接第三SATA/SAS存储装置,所述的第四串行RapidIO接口连接第四SATA/SAS存储装置。 | ||
地址 | 200234 上海市徐汇区桂林路100号 |