发明名称 全数字锁相环
摘要 本发明提供一种全数字锁相环,包含数字环路滤波器及跨越数字环路滤波器的调制器。调制器包含第一累加器、累加器放大器及调制放大器。第一累加器包含输入端,第一累加器的输入端接收调制信号。累加器放大器包含输入端与输出端,累加器放大器的输入端耦接于第一累加器的输出端,且累加器放大器的输出端耦接于数字环路滤波器的输入端。调制放大器包含输入端与输出端,调制放大器的输入端接收调制信号,且调制放大器的输出端耦接于数字环路滤波器的输出端。全数字锁相环用于直接频率调制。上述全数字锁相环能够大幅减少切换噪声,并且有助于芯片面积降低与进程迁移。
申请公布号 CN102611443B 申请公布日期 2015.05.20
申请号 CN201210075745.5 申请日期 2008.10.16
申请人 联发科技股份有限公司 发明人 张湘辉
分类号 H03L7/085(2006.01)I;H03L7/099(2006.01)I 主分类号 H03L7/085(2006.01)I
代理机构 北京三友知识产权代理有限公司 11127 代理人 任默闻
主权项 一种全数字锁相环,其特征在于,所述的全数字锁相环包含:数字宏模块、调制器及反馈路径模块;其中,所述的数字宏模块用来接收包含与反馈信号相关的相位信息与频率信息的输出信号,该数字宏模块包含:包含比例式路径模块及数字低通滤波器的数字环路滤波器,该数字环路滤波器用于产生一整数信号及分数信号;及ΣΔ调制器补偿模块,用来预测误差以及将预测的所述误差输入至所述数字宏模块;所述的调制器跨越所述的数字环路滤波器,所述的调制器包含:第二累加器,包含用于接收调制信号的输入端;累加器放大器,包含耦接于所述的第二累加器的输出端的输入端以及耦接于所述的数字环路滤波器的输入端的输出端;及调制放大器,包含接收所述的调制信号的输入端与耦接于所述的数字环路滤波器的输出端的输出端;所述的反馈路径模块,耦接于所述数字环路滤波器的输出端与所述数字环路滤波器的输入端之间,所述的反馈路径模块包含:第二ΣΔ调制器;及第二分频器,用来与所述的第二ΣΔ调制器共同运作;其中所述的全数字锁相环用于直接频率调制。
地址 中国台湾新竹科学工业园区