发明名称 运算放大器
摘要 本发明公开了一种运算放大器,包括:共源共栅放大电路,尾电流源,共源共栅电流源负载;共源共栅放大电路分为对称的第一放大路径和第二放大路径,包括输入对管和交叉对管;输入对管包括对称的第一MOS管和第二MOS管,交叉对管包括对称的第三MOS管和第四MOS管;第一MOS管的栅极和第二MOS管的栅极分别连接差分输入信号中的一个,第三MOS管的栅极连接第一MOS管的栅极,第四MOS管的栅极连接第二MOS管的栅极;第一MOS管的漏极连接到第一放大路径,所述第二MOS管的漏极连接到第二放大路径,第三MOS管的漏极连接第二MOS管的漏极,第四MOS管的漏极连接第一MOS管的漏极。本发明能加速大信号响应同时保持良好的小信号特性。
申请公布号 CN104617898A 申请公布日期 2015.05.13
申请号 CN201510024571.3 申请日期 2015.01.19
申请人 上海华虹宏力半导体制造有限公司 发明人 邵博闻
分类号 H03F3/45(2006.01)I 主分类号 H03F3/45(2006.01)I
代理机构 上海浦一知识产权代理有限公司 31211 代理人 郭四华
主权项 一种运算放大器,包括:共源共栅放大电路,尾电流源,共源共栅电流源负载;所述共源共栅放大电路分为对称的第一放大路径和第二放大路径;其特征在于:所述共源共栅放大电路包括输入对管和交叉对管;所述输入对管包括对称的第一MOS管和第二MOS管,所述交叉对管包括对称的第三MOS管和第四MOS管;所述第一MOS管的栅极和所述第二MOS管的栅极分别连接差分输入信号中的一个,所述第三MOS管的栅极连接所述第一MOS管的栅极,所述第四MOS管的栅极连接所述第二MOS管的栅极;所述第一MOS管、所述第二MOS管、所述第三MOS管和所述第四MOS管的源极都连接所述尾电流源;所述第一MOS管的漏极连接到所述第一放大路径,所述第二MOS管的漏极连接到所述第二放大路径,所述第三MOS管的漏极连接所述第二MOS管的漏极,所述第四MOS管的漏极连接所述第一MOS管的漏极;所述第一MOS管、所述第二MOS管、所述第三MOS管和所述第四MOS管的跨导分别通过调节宽长比实现;由所述第一MOS管和所述第四MOS管为所述第一放大路径提供直流通路,所述第一MOS管和所述第四MOS管的跨导和越大,所述第一放大路径的直流工作点建立时间越短;由所述第二MOS管和所述第三MOS管为所述第二放大路径提供直流通路,所述第二MOS管和所述第三MOS管的跨导和越大,所述第二放大路径的直流工作点建立时间越短;所述输入对管和所述交叉对管对所述差分输入信号的放大正好反相,由所述第一MOS管和所述第三MOS管的跨导差确定所述运算放大器的小信号特性,所述第一MOS管和所述第三MOS管的跨导差越小所述运算放大器的小信号特性越好。
地址 201203 上海市浦东新区张江高科技园区祖冲之路1399号