发明名称 半导体装置
摘要 本发明要构筑一种包括ESD保护特性优越的ESD保护电路的半导体装置。按照仅在施加了基于静电的浪涌电压时成为导通状态的方式,形成通过由电阻元件(20)和电容元件(21)形成的RC定时器、以及PLDMOS晶体管(5)而构成的带RC定时器的放电部(1)。另外,形成将NMOS截止晶体管(10)、(15)各自的源极电极(13)和漏极电极(16)彼此连接的噪声产生防止部(2)。将所述带RC定时器的放电部(1)的PLDMOS晶体管(5)的源极电极(6)与电源线(3)连接。另外,对该PLDMOS晶体管(5)的漏极电极(8)和所述NMOS截止晶体管(10)的漏极电极(11)进行连接。并将NMOS截止晶体管(15)的源极电极(18)与接地线(4)连接。
申请公布号 CN102593121B 申请公布日期 2015.05.13
申请号 CN201210004746.0 申请日期 2012.01.09
申请人 半导体元件工业有限责任公司 发明人 赤井一雅
分类号 H01L27/02(2006.01)I 主分类号 H01L27/02(2006.01)I
代理机构 中国国际贸易促进委员会专利商标事务所 11038 代理人 刘倜
主权项 一种半导体装置,包括静电放电保护电路,所述半导体装置的特征在于,所述静电放电保护电路具备:RC定时器,其包括串联连接的电阻元件和电容元件;PMOS晶体管,其具备与所述RC定时器的所述电阻元件和所述电容元件之间的连接部连接的栅极电极、与所述电阻元件的与连接于所述电容元件的端子不同的端子连接的源极电极、以及与所述电容元件的与连接于所述电阻元件的端子不同的端子连接的漏极电极;第一NMOS截止晶体管,其具备源极电极、与所述PMOS晶体管的所述漏极电极连接的漏极电极、以及与该第一NMOS截止晶体管的源极电极连接的栅极电极;以及第二NMOS截止晶体管,其具备源极电极、与所述第一NMOS截止晶体管的源极电极连接的漏极电极、以及与该第二NMOS截止晶体管的源极电极连接的栅极电极。
地址 美国亚利桑那