发明名称 | 自举电路 | ||
摘要 | 此处公开的是被配置为采用相同的导电类型的第一、第二和第三晶体管的自举电路,其中:当第三晶体管进入截止状态时,将第一晶体管的栅极与第三晶体管的源极和漏极区中的特定一个相互连接的节点部分进入浮空状态;第二晶体管的栅极连接至传送两个时钟信号中的另外一个的时钟供给线;以及在所述节点部分与第一电压供给线之间提供电压变化抑制电容器。 | ||
申请公布号 | CN102684673B | 申请公布日期 | 2015.05.06 |
申请号 | CN201210174812.9 | 申请日期 | 2009.02.09 |
申请人 | 索尼株式会社 | 发明人 | 甚田诚一郎 |
分类号 | H03K19/017(2006.01)I | 主分类号 | H03K19/017(2006.01)I |
代理机构 | 北京市柳沈律师事务所 11105 | 代理人 | 郭定辉 |
主权项 | 一种被配置为采用具有相同的导电类型的第一、第二和第三晶体管的自举电路,其中:所述第一晶体管的源极和漏极区中的特定一个与所述第二晶体管的源极和漏极区中的特定一个通过所述自举电路的输出部分相互连接;所述第一晶体管的所述源极和漏极区中的另外一个连接至传送具有彼此不同相位的两个时钟信号中的特定一个的时钟供给线;所述第一晶体管的栅极与所述第三晶体管的源极和漏极区中的特定一个通过节点部分相互连接;所述第二晶体管的所述源极和漏极区中的另外一个连接至传送第一预定电压的第一电压供给线;所述第三晶体管的所述源极和漏极区中的另外一个与传送供给所述自举电路的输入信号的信号供给线相连接;所述第三晶体管的栅极连接至传送所述两个时钟信号中的另外一个的时钟供给线;当所述第三晶体管进入截止状态时,将所述第一晶体管的所述栅极与所述第三晶体管的所述源极和漏极区中的所述特定一个相互连接的所述节点部分进入浮空状态;所述第二晶体管的栅极连接至传送所述两个时钟信号中的所述另外一个的所述时钟供给线;以及在所述节点部分和所述第二晶体管的所述栅极之间提供电压变化抑制电容器。 | ||
地址 | 日本东京都 |