发明名称 一种频率合成器频率设计方法
摘要 本发明属于频率合成器技术领域,公开了一种频率合成器频率设计方法。本发明通过修正锁相环频率合成器分频比,用修正后的锁相环频率合成器分频比,确定频率合成器中直接数字频率合成器输出频率F<sub>ref</sub>,这样使直接数字频率合成器输出杂散一直在锁相环环路滤波器的阻带内,杂散得到环路滤波器抑制,从而大大降低直接数字频率合成器激励的锁相环频率合成器在全工作频带内的输出杂散。采用本发明方法简单,易于实现。
申请公布号 CN104579335A 申请公布日期 2015.04.29
申请号 CN201410538574.4 申请日期 2014.09.26
申请人 中国人民解放军总参谋部第六十三研究所 发明人 王欢;陈章;杨霖;李卫忠
分类号 H03L7/18(2006.01)I 主分类号 H03L7/18(2006.01)I
代理机构 国防专利服务中心 11043 代理人 江亚平
主权项 一种频率合成器频率设计方法,用直接数字频率合成器的输出作为锁相环频率合成器的参考信号,锁相环频率合成器将直接数字频率合成器输出信号倍频,其特征在于:包括如下步骤:步骤一、根据公式N=Fo/F<sub>ref</sub>计算出N的初始值,其中,Fo为频率合成器输出频率设计值,F<sub>ref</sub>为给定的直接数字频率合成器输出频率,N为锁相环频率合成器分频比,N是与Fo/F<sub>ref</sub>最接近的整数;步骤二、修正步骤一计算出的锁相环频率合成器分频比N判断关系式|F<sub>clk</sub>‑F<sub>ref</sub>×M|≤K×W1是否成立,如果成立,则将锁相环频率合成器分频比加1后,重新确定直接数字频率合成器输出频率F<sub>ref</sub>,即F<sub>ref</sub>=Fo/N+1,根据重新确定的直接数字频率合成器输出频率F<sub>ref</sub>,再次判断关系式|F<sub>clk</sub>‑F<sub>ref</sub>×M|≤K×W1是否成立,重复上述过程,直到关系式不成立,则关系式|F<sub>clk</sub>‑F<sub>ref</sub>×M|≤K×W1不成立时的N值为修正后的锁相环频率合成器分频比;其中,M是与F<sub>clk</sub>/F<sub>ref</sub>最接近的整数,W1是锁相环环路滤波器的带宽,F<sub>clk</sub>是时钟频率,K是杂散偏移系数;步骤三、根据修正后的锁相环频率合成器分频比N,确定频率合成器中直接数字频率合成器输出频率F<sub>ref</sub>。
地址 210007 江苏省南京市后标营18号