发明名称 一种高速串行数据的包络检测器
摘要 一种高速串行数据的包络检测器,包括一第一电阻、一第二电阻、一第三电阻、一第四电阻、一第一电流源、一第二电流源、一第一比较器、一第二比较器、一第一反相器、一第二反相器、一与第一反相器及第二反相器相连的或门、一正信号输入端、一负信号输入端及一信号输出端,第一电阻和第二电阻检测从正信号输入端和负信号输入端输入的差分信号的共模电压,第三电阻、第四电阻、第一电流源和第二电流源将共模电压进行电压上下偏移,以设定其双边的阈值电压,第一比较器、第二比较器、第一反相器、第二反相器和或门将差分信号和双边的阈值电压进行比较,得到检测结果,并输出至信号输出端。本发明实现了对高速串行信号的快速检测。
申请公布号 CN104569563A 申请公布日期 2015.04.29
申请号 CN201310474418.1 申请日期 2013.10.12
申请人 苏州驰芯微电子科技有限公司 发明人 不公告发明人
分类号 G01R19/25(2006.01)I 主分类号 G01R19/25(2006.01)I
代理机构 代理人
主权项 一种高速串行数据的包络检测器,其特征在于,所述高速串行数据的包络检测器包括一第一电阻、一与所述第一电阻串联的第二电阻、一与所述第一电阻并联的第三电阻、一与所述第三电阻串联的第四电阻、一与所述第三电阻相连的第一电流源、一与所述第四电阻相连的第二电流源、一第一比较器、一第二比较器、一与所述第一比较器相连的第一反相器、一与所述第二比较器相连的第二反相器、一与所述第一反相器及所述第二反相器相连的或门、一正信号输入端、一负信号输入端及一信号输出端,所述第一电阻和所述第二电阻检测从所述正信号输入端和所述负信号输入端输入的差分信号的共模电压,所述第三电阻、所述第四电阻、所述第一电流源和所述第二电流源将所述共模电压进行电压上下偏移,以设定其双边的阈值电压,所述第一比较器、所述第二比较器、所述第一反相器、所述第二反相器和所述或门将所述差分信号和所述双边的阈值电压进行比较,得到检测结果,并输出至所述信号输出端。
地址 215500 江苏省苏州市常熟市常熟经济技术开发区科创园1号楼210室