发明名称 一种实现SVC宏块级算法的硬件结构
摘要 本发明实施例提供了一种实现SVC宏块级算法的硬件结构,以提高编码效率。该硬件结构包括:存储器、仲裁模块、读数据模块、预测模块、发送数据模块;其中所述读数据模块、预测模块、发送数据模块通过所述仲裁模块实现对存储的访问;所述存储器保存有基本层数据,所述读数据模块、预测模块、发送数据模块同时或不同时访问存储器;所述仲裁模块用于判断读数据模块、预测模块、发送数据模块对存储器的读写优先级;所述预测模块,对读数据模块从存储器中读取的数据进行亮度采样插值运算和色度采样差值运算,获得亮度和色度预测值;计算与当前帧的亮度信息的SAD;最终将预测值保存到存储器中。
申请公布号 CN104581172A 申请公布日期 2015.04.29
申请号 CN201410743580.3 申请日期 2014.12.08
申请人 北京中星微电子有限公司;中星电子股份有限公司 发明人 张鹏;钟俊华
分类号 H04N19/42(2014.01)I;H04N19/433(2014.01)I 主分类号 H04N19/42(2014.01)I
代理机构 北京商专永信知识产权代理事务所(普通合伙) 11400 代理人 方挺;孟潭
主权项 一种实现SVC宏块级算法的硬件结构,其特征在于,包括:存储器、仲裁模块、读数据模块、预测模块、发送数据模块;其中所述读数据模块、预测模块、发送数据模块通过所述仲裁模块实现对存储的访问;所述存储器保存有基本层数据,所述读数据模块、预测模块、发送数据模块同时或不同时访问存储器;所述仲裁模块用于判断读数据模块、预测模块、发送数据模块对存储器的读写优先级;所述预测模块,对读数据模块从存储器中读取的数据进行亮度采样插值运算和色度采样差值运算,获得亮度和色度预测值;计算与当前帧的亮度信息的SAD;最终将预测值保存到存储器中。
地址 100083 北京市海淀区学院路35号世宁大厦16层