发明名称 |
一种基于忆阻器的方波和锯齿波产生电路 |
摘要 |
本发明具体涉及一种基于忆阻器的方波和锯齿波产生电路。其技术方案是:该方波和锯齿波产生电路由同相输入迟滞比较器模块(1)、充放电时间常数可调的积分电路(7)、第一可变增益放大模块(14)、第二可变增益放大模块(13)和控制模块(12)组成。控制模块(12)与同相输入迟滞比较器模块(1)、充放电时间常数可调的积分电路(7)、第一可变增益放大模块(14)和第二可变增益放大模块(13)分别连接。本发明具有结构简单、精度高、稳定性好和易于实现自动控制的优点。 |
申请公布号 |
CN103051308B |
申请公布日期 |
2015.04.29 |
申请号 |
CN201310007534.2 |
申请日期 |
2013.01.09 |
申请人 |
武汉科技大学 |
发明人 |
甘朝晖;尹力;蔡发君;王智 |
分类号 |
H03K3/64(2006.01)I;H03K4/50(2006.01)I |
主分类号 |
H03K3/64(2006.01)I |
代理机构 |
武汉科皓知识产权代理事务所(特殊普通合伙) 42222 |
代理人 |
张火春 |
主权项 |
一种基于忆阻器的方波和锯齿波产生电路,其特征在于该方波和锯齿波产生电路由同相输入迟滞比较器模块(1)、充放电时间常数可调的积分电路(7)、第一可变增益放大模块(14)、第二可变增益放大模块(13)和控制模块(12)组成;控制模块(12)与同相输入迟滞比较器模块(1)、充放电时间常数可调的积分电路(7)、第一可变增益放大模块(14)和第二可变增益放大模块(13)分别连接;同相输入迟滞比较器模块(1)由第一忆阻器电路(2)、比较器(3)和第一电阻(4)组成;第一忆阻器电路(2)的端子M<sub>11</sub>和第一电阻(4)的端子R<sub>11</sub>分别与比较器(3)的输入端V<sub>1+</sub>连接,第一忆阻器电路(2)的端子M<sub>12</sub>与比较器(3)的输出端V<sub>1o</sub>连接;第一忆阻器电路(2)的端子VT<sub>11</sub>和VT<sub>12</sub>分别与控制模块(12)连接,比较器(3)的输入端V<sub>1‑</sub>与参考地连接,第一电阻(4)的端子R<sub>12</sub>与充放电时间常数可调的积分电路(7)中的第一运算放大器(9)的输出端V2o连接,比较器(3)的输出端V<sub>1o</sub>与充放电时间常数可调的积分电路(7)和第一可变增益放大模块(14)分别连接;充放电时间常数可调的积分电路(7)由第二忆阻器电路(5)、第二电阻(6)、二极管D<sub>2</sub>(8)、第一运算放大器(9)、二极管D<sub>1</sub>(10)和电容(11)组成;第二忆阻器电路(5)的端子M<sub>21</sub>与第二电阻(6)的端子R<sub>21</sub>连接,第二忆阻器电路(5)的端子M<sub>22</sub>与二极管D<sub>1</sub>(10)的阳极D<sub>1+</sub>连接,二极管D<sub>1</sub>(10)的阴极D<sub>1‑</sub>与二极管D<sub>2</sub>(8)的阳极D<sub>2+</sub>、电容(11)的端子C<sub>1</sub>和第一运算放大器(9)的输入端V<sub>2‑</sub>分别连接,第二电阻(6)的端子R<sub>22</sub>与二极管D<sub>2</sub>(8)的阴极D<sub>2‑</sub>连接,电容(11)的端子C<sub>2</sub>和第一运算放大器(9)的输出端V<sub>2o</sub>连接;第二忆阻器电路(5)的端子VT<sub>21</sub>和VT<sub>22</sub>分别与控制模块(12)连接,第二忆阻器电路(5)的端子M<sub>21</sub>和第二电阻(6)的端子R<sub>21</sub>分别与同相输入迟滞比较器模块(1)中的比较器(3)连接,第一运算放大器(9)的输入端V<sub>2+</sub>与参考地连接,第一运算放大器(9)的输出端V<sub>2o</sub>与同相输入迟滞比较器模块(1)中的第一电阻(4)的端子R12连接,第一运算放大器(9)的输出端V<sub>2o</sub>与第二可变增益放大模块(13)连接;第一可变增益放大模块(14)的输入端VI<sub>1</sub>与同相输入迟滞比较器模块(1)连接,第一可变增益放大模块(14)的输入端VT<sub>31</sub>和VT<sub>32</sub>分别与控制模块(12)连接,第一可变增益放大模块(14)的输出端VO<sub>1</sub>与第一外围电路的输入端V<sub>w1</sub>连接;第二可变增益放大模块(13)的输入端VI<sub>2</sub>与充放电时间常数可调的积分电路(7)连接,第二可变增益放大模块(13)的输入端VT<sub>41</sub>和VT<sub>42</sub>分别与控制模块(12)连接,第二可变增益放大模块(13)的输出端VO<sub>2</sub>与第二外围电路的输入端V<sub>w2</sub>连接;控制模块(12)的输出端CV<sub>11</sub>和CV<sub>12</sub>与同相输入迟滞比较器模块(1)中第一忆阻器电路(2)的端子VT<sub>11</sub>和VT<sub>12</sub>对应连接,控制模块(12)的输出端CV<sub>21</sub>和CV<sub>22</sub>与充放电时间常数可调的积分电路(7)中第二忆阻器电路(5)的端子VT<sub>21</sub>和VT<sub>22</sub>对应连接,控制模块(12)的输出端CV<sub>31</sub>和CV<sub>32</sub>与第一可变增益放大模块(14)的输入端VT<sub>31</sub>和VT<sub>32</sub>对应连接,控制模块(12)的输出端CV<sub>41</sub>和CV<sub>42</sub>与第二可变增益放大模块(13)的输入端VT<sub>41</sub>和VT<sub>42</sub>对应连接。 |
地址 |
430081 湖北省武汉市青山区建设一路 |