发明名称 |
整流电路及RFID芯片 |
摘要 |
本发明涉及一种整流电路及RFID芯片。其中,整流电路包括N级子级整流电路,N为自然数,第i级子级整流电路包括第一传输管、第二传输管、偏置电路、第一电容和第二电容,i=1,2,……N,所述偏置电路用于为所述第一传输管和所述第二传输管提供偏置电压。RFID芯片内包括所述整流电路。本发明的整流电路带有偏置电路,传输管采用PMOS或者NMOS管或者二者结合,采用一个偏置电路同时对每一级的两个传输管的栅极产生偏置电压,具有较高的转换效率。并且,本发明的整流电路结构简单,采用标准CMOS工艺,不会增加掩膜和工序,降低了工艺成本。本发明的RFID芯片具有较低的功耗和成本。 |
申请公布号 |
CN103138568B |
申请公布日期 |
2015.04.15 |
申请号 |
CN201110392379.1 |
申请日期 |
2011.12.01 |
申请人 |
国民技术股份有限公司 |
发明人 |
李玲;李鸿雁 |
分类号 |
H02M3/07(2006.01)I |
主分类号 |
H02M3/07(2006.01)I |
代理机构 |
北京轻创知识产权代理有限公司 11212 |
代理人 |
杨立 |
主权项 |
一种整流电路,其特征在于,包括N级子级整流电路,N为自然数,第i级子级整流电路包括第一传输管、第二传输管、偏置电路、第一电容和第二电容,i=1,2,……N,所述偏置电路用于为所述第一传输管和所述第二传输管提供偏置电压,其中:所述第一传输管的输入端与所述偏置电路的第一输入端相连并共同接第i级子级整流电路的输入端,也即第i‑1级子级整流电路的输出端,所述第一传输管的输出端接所述第二传输管的输入端;所述第二传输管的输出端与所述偏置电路的第二输入端相连并共同接该第i级子级整流电路的输出端;所述偏置电路的第三输入端接输入射频信号ANTP,第一输出端接所述第一传输管的控制端,第二输出端接所述第二传输管的控制端;所述第一电容的第一端接所述第一传输管的输出端和所述第二传输管的输入端,所述第一电容的第二端接输入射频信号ANTP;所述第二电容的第一端接所述第二传输管的输出端,所述第二电容的第二端接地VSS;所述第一传输管为NMOS管,所述第二传输管为PMOS管,所述NMOS管的源极为所述第一传输管的输入端,漏极为所述第一传输管的输出端,栅极为所述第一传输管的控制端,所述PMOS管的漏极为所述第二传输管的输入端,源极为所述第二传输管的输出端,栅极为所述第二传输管的控制端;所述偏置电路包括第二NMOS管(N2)、第三NMOS管(N3)、第二PMOS管(P2)、第三PMOS管(P3)、第一滤波电容(Cg1)、第二滤波电容(Cg2)和第三滤波电容(Cg3),第三NMOS管(N3)的源极与第三PMOS管(P3)的源极相连并共同接第一滤波电容(Cg1)的第二端,第一滤波电容(Cg1) 的第一端为该偏置电路的第三输入端;第三PMOS管(P3)的漏极与第三NMOS管(N3)的栅极相连并共同接偏置电路的第一输出端,第三NMOS管(N3)的漏极与第三PMOS管(P3)的栅极相连并共同接偏置电路的第二输出端;第二NMOS管(N2)的漏极与栅极相连并共同接第三PMOS管(P3)的漏极,源极接偏置电路的第一输入端;第二PMOS管(P2)的漏极与栅极相连并共同接第三NMOS管(N3)的漏极,源极接偏置电路的第二输入端;第二滤波电容(Cg2)连接在第三PMOS管(P3)的漏极和该偏置电路的第一输入端之间;第三滤波电容(Cg3)连接在第三NMOS管(N3)的漏极和偏置电路的第二输入端之间。 |
地址 |
518057 广东省深圳市南山区高新技术产业园区深圳软件园3栋301、302 |