发明名称 印刷电路板局部减薄铜及精密线路制作的工艺方法
摘要 本发明提供一种印刷电路板局部减薄铜及精密线路制作的工艺方法。所述印刷电路板局部减薄铜及精密线路制作的工艺方法包括以下步骤:将具有孔且经过电镀后的印刷电路板不需要减铜的镀铜表面区域贴干膜;采用棕化方式对露出铜面且需要制作精密线路的位置进行减铜,至20±5um厚度范围内;除去干膜;将干膜与孔连接处凸出的部分去除。本发明提供的印刷电路板局部减薄铜及精密线路制作的工艺方法采用干膜隔离减铜的方法,保证孔铜电镀后厚度的同时,避免面铜太厚而导致制作精密线路蚀刻不净的问题。
申请公布号 CN104519667A 申请公布日期 2015.04.15
申请号 CN201410794633.4 申请日期 2014.12.18
申请人 深圳市五株科技股份有限公司 发明人 徐学军;曾令雨;赵南清
分类号 H05K3/00(2006.01)I 主分类号 H05K3/00(2006.01)I
代理机构 代理人
主权项 一种印刷电路板局部减薄铜及精密线路制作的工艺方法,其特征在于,所述工艺方法包括以下步骤:步骤一、将具有孔且经过电镀后的印刷电路板不需要减铜的镀铜表面区域贴干膜;步骤二、采用棕化方式对露出铜面且需要制作精密线路的位置进行减铜,至20±5um厚度范围内;步骤三、除去干膜;步骤四、将干膜与孔连接处凸出的部分去除。
地址 518035 广东省深圳市宝安区西乡镇钟屋工业区