发明名称 无电阻的带隙基准源
摘要 一种无电阻的带隙基准源包括正、负温度系数产生电路;负温度系数产生电路包括第一NMOS晶体管以及连接成二极管形式的第一、二双极晶体管,第一、二双极晶体管基极与集电极接地、第一双极晶体管发射极耦合至一运算放大器负输入端,第二双极晶体管发射极连接至第一NMOS晶体管源极,第一NMOS晶体管漏极耦合至运算放大器正输入端,一电流镜耦合至第一NMOS晶体管栅极;正温度系数产生电路包括第三、四NMOS晶体管,第三、四NMOS晶体管源极分别连接至第一双极晶体管发射极和第一NMOS晶体管漏极,并分别耦合至运算放大器的负、正输入端,电流镜耦合至第三、四NMOS晶体管栅极,一NMOS自偏置管耦合至第三、四NMOS晶体管漏极;运算放大器输出端耦合至电流镜。
申请公布号 CN103399612B 申请公布日期 2015.04.15
申请号 CN201310296585.1 申请日期 2013.07.16
申请人 江苏芯创意电子科技有限公司 发明人 贺红荔;刘楠;庄在龙
分类号 G05F1/567(2006.01)I 主分类号 G05F1/567(2006.01)I
代理机构 上海翼胜专利商标事务所(普通合伙) 31218 代理人 孙佳胤
主权项 一种无电阻的带隙基准源,包括带隙基准产生电路,其特征在于,所述带隙基准产生电路包括负温度系数产生电路和正温度系数产生电路;所述负温度系数产生电路包括第一NMOS晶体管,以及连接成二极管形式面积不相同的第一双极晶体管与第二双极晶体管,其中所述第一双极晶体管与第二双极晶体管的基极与集电极均接地,所述第一双极晶体管的发射极耦合至一运算放大器的负输入端,所述第二双极晶体管的发射极连接至所述第一NMOS晶体管的源极,所述第一NMOS晶体管的漏极耦合至所述运算放大器的正输入端,并且一电流镜耦合至所述第一NMOS晶体管的栅极;所述正温度系数产生电路包括第三NMOS晶体管与第四NMOS晶体管,其中所述第三NMOS晶体管与第四NMOS晶体管的源极分别连接至第一双极晶体管的发射极与所述第一NMOS晶体管的漏极,并分别耦合至所述运算放大器的负输入端和正输入端,所述电流镜耦合至所述第三NMOS晶体管与第四NMOS晶体管的栅极,并且一NMOS自偏置管耦合至所述第三NMOS晶体管与第四NMOS晶体管的漏极;所述运算放大器的输出端耦合至所述电流镜;其中,所述电流镜包括宽长比相同的第一PMOS晶体管与第二PMOS晶体管,用于实现电流的镜像作用,其中所述第一PMOS晶体管与第二PMOS晶体管的源极与衬底均接电源,所述第一PMOS晶体管与第二PMOS晶体管的栅极连接在一起并耦合至所述运算放大器的输出端,所述第一PMOS晶体管的漏极与所述第三NMOS晶体管的栅极相连,所述第二PMOS晶体管的漏极与所述第一NMOS晶体管和第四NMOS晶体管的栅极相连;所述NMOS自偏置管包括宽长比相同的第五NMOS晶体管和第六NMOS晶体管,用于为其他晶体管提供偏置,其中所述第五NMOS晶体管和第六NMOS晶体管均为栅极与漏极相接并分别耦合至所述电流镜,且所述第五NMOS晶体管的栅极与所述第三NMOS晶体管的栅极相连,所述第六NMOS晶体管的栅极与所述第一NMOS晶体管和第四NMOS晶体管的栅极相连,所述第五NMOS晶体管和第六NMOS晶体管的源极分别接至所述第三NMOS晶体管与第四NMOS晶体管的漏极。
地址 215634 江苏省苏州市张家港保税区华达路36号