发明名称 一种宽带波束成形算法、网元以及系统
摘要 本发明实施例提供了一种宽带波束成形算法、网元以及系统,所述宽带波束成形算法包括:分别将各路输入信号分成多个数据块,对各路所述输入信号的各所述数据块的末尾分别进行补零,通过第一DFT处理器对补零后的各数据块进行DFT计算;通过乘法器将所述第一DFT处理器输出的各序列分别进行加权计算;通过加法器将各所述乘法器输出的序列进行求和计算;通过第二DFT处理器对所述加法器输出的序列进行IDFT计算;将所述第二DFT处理器输出的序列通过重叠相加法进行重叠相加求和。可见,本实施例使得在资源使用上达到了与频域实现方式相当的效率,且不存在频域实现算法中块与块之间相位不连续的问题。
申请公布号 CN104518821A 申请公布日期 2015.04.15
申请号 CN201410767965.3 申请日期 2014.12.12
申请人 上海华为技术有限公司 发明人 宫新保;徐骁;凌小峰
分类号 H04B7/04(2006.01)I;H04B7/06(2006.01)I;H04L27/26(2006.01)I 主分类号 H04B7/04(2006.01)I
代理机构 深圳市深佳知识产权代理事务所(普通合伙) 44285 代理人 王仲凯
主权项 一种宽带波束成形算法,其特征在于,包括:分别将各路输入信号分成多个数据块,且各所述数据块中所包含的样点数相同;对各路所述输入信号的各所述数据块的末尾分别进行补零,以使补零后的各数据块的长度满足预设长度;通过与各路所述输入信号分别对应的第一DFT处理器对补零后的各数据块进行DFT计算;通过与各路所述输入信号分别对应的乘法器将所述第一DFT处理器输出的各序列分别进行加权计算;通过加法器将各所述乘法器输出的序列进行求和计算;通过第二DFT处理器对所述加法器输出的序列进行IDFT计算;将所述第二DFT处理器输出的序列通过重叠相加法进行重叠相加求和。
地址 200121 上海市浦东新区新金桥路2222号