发明名称 卫星导航源多频时延测量基带处理电路
摘要 本实用新型公开了一种卫星导航源多频时延测量基带处理电路,由差分电路1、差分电路2、差分电路3、AD转换电路、FPGA电路、DSP处理器组成;差分电路1的相应输入端分别输入卫星导航信号1和卫星导航信号2,其输出端接所述AD转换电路的相应输入端;差分电路2的相应输入端分别输入卫星导航信号3和参考信号,其输出端接AD转换电路的相应输入端;差分电路3的相应输入端接FPGA电路的相应输出端;AD转换电路的相应输入端接FPGA电路的相应输出端,其输出端接FPGA电路的相应输入端;FPGA电路与DSP处理器通过数据总线连接。它实现了一种卫星导航源多频时延测量基带处理电路,保证了多频点信号间硬件温度变化一致,可长期连续测试,获取卫星导航源多频时延的长期值和频点间相对变化值。
申请公布号 CN204256171U 申请公布日期 2015.04.08
申请号 CN201420758814.7 申请日期 2014.12.05
申请人 中国电子科技集团公司第五十四研究所 发明人 邢兆栋;刘朕;赵精博;刘春晓
分类号 G01S19/23(2010.01)I 主分类号 G01S19/23(2010.01)I
代理机构 河北东尚律师事务所 13124 代理人 王文庆
主权项 一种卫星导航源多频时延测量基带处理电路,其特征在于:由差分电路1、差分电路2、差分电路3、AD转换电路、FPGA电路、DSP处理器组成;所述差分电路1的相应输入端分别输入卫星导航信号1和卫星导航信号2,其输出端接所述AD转换电路的相应输入端;所述差分电路2的相应输入端分别输入卫星导航信号3和参考信号,其输出端接所述AD转换电路的相应输入端;所述差分电路3的相应输入端接FPGA电路的相应输出端;所述AD转换电路的相应输入端接FPGA电路的相应输出端,其输出端接FPGA电路的相应输入端;FPGA电路与所述DSP处理器通过数据总线连接。
地址 050081 河北省石家庄市中山西路589号第五十四所卫星导航部