发明名称 锁相环电路及其控制方法、半导体集成电路和电子设备
摘要 在此公开了锁相环电路、半导体集成电路、电子设备和锁相环电路的控制方法。所述锁相环电路包括:相位频率比较部分,其配置为将外部基准时钟信号的相位和比较时钟信号的相位进行比较,并生成对应于比较结果的误差信号;振荡部分,其配置为生成振荡频率对应于所述误差信号的内部时钟信号;分频部分,其配置为通过以预定分频比对所述内部时钟信号进行分频以生成所述比较时钟信号;振荡器控制部分,其配置为基于所述误差信号生成用于控制从所述振荡部分输出的所述内部时钟信号的频率的振荡控制信号;以及分频器控制部分,其配置为基于所述误差信号生成用于控制所述分频部分的偏置电流的分频控制信号。
申请公布号 CN102195642B 申请公布日期 2015.04.08
申请号 CN201110047583.X 申请日期 2011.02.28
申请人 索尼公司 发明人 八木下雄贵;佃恭范
分类号 H03L7/08(2006.01)I 主分类号 H03L7/08(2006.01)I
代理机构 北京市柳沈律师事务所 11105 代理人 郭定辉
主权项 一种锁相环电路,包含:相位频率比较部分,其配置为将外部基准时钟信号的相位和比较时钟信号的相位进行比较,并生成对应于比较结果的误差信号;振荡部分,其配置为以与所述误差信号的频率对应的振荡频率生成内部时钟信号;分频部分,其配置为通过以预定分频比对所述内部时钟信号进行分频以生成所述比较时钟信号;振荡器控制部分,其配置为基于所述误差信号生成用于控制从所述振荡部分输出的所述内部时钟信号的频率的振荡控制信号;以及分频器控制部分,其配置为基于所述误差信号生成用于控制所述分频部分的偏置电流的分频控制信号,其中,配置所述振荡器控制部分和所述分频器控制部分,以使得既在引入过程中又在锁定时,所述振荡控制信号和所述分频控制信号基于所述误差信号以相互具有预定关系的方式进行响应。
地址 日本东京都