发明名称 用于制造碳化硅半导体器件的方法
摘要 在碳化硅衬底(100)中形成具有侧壁(SW)和底部(BT)的沟槽(TR)。形成沟槽绝缘膜(201A)以覆盖所述底部(BT)和所述侧壁(SW)。形成硅膜(201S)以填充所述沟槽,在所述硅膜(201S)和所述沟槽之间设有所述沟槽绝缘膜(201A)。对所述硅膜(201S)进行腐蚀以保留设置在所述底部(BT)上的一部分所述硅膜(201S),在所述一部分所述硅膜(201S)和所述底部(BT)之间设有所述沟槽绝缘膜(201A)。将所述沟槽绝缘膜(201A)从所述侧壁(SW)移除。通过将所述硅膜(201S)氧化,形成底部绝缘膜。在所述侧壁(SW)上形成侧壁绝缘膜。
申请公布号 CN104508828A 申请公布日期 2015.04.08
申请号 CN201380040551.4 申请日期 2013.07.30
申请人 住友电气工业株式会社 发明人 斋藤雄;增田健良;林秀树
分类号 H01L29/78(2006.01)I;H01L21/336(2006.01)I;H01L29/12(2006.01)I 主分类号 H01L29/78(2006.01)I
代理机构 中原信达知识产权代理有限责任公司 11219 代理人 陈海涛;穆德骏
主权项 一种制造碳化硅半导体器件的方法,所述方法包括如下步骤:准备碳化硅衬底的步骤,所述碳化硅衬底包含:具有第一导电类型的第一层;设置在所述第一层上并具有第二导电类型的第二层;以及设置在所述第二层上、通过所述第二层与所述第一层隔开并具有所述第一导电类型的第三层;在所述碳化硅衬底中形成沟槽的步骤,所述沟槽具有侧壁和底部,所述侧壁延伸穿过所述第三层和所述第二层并到达所述第一层,所述底部由所述第一层形成;形成沟槽绝缘膜以覆盖各个所述底部和所述侧壁的步骤;形成硅膜以填充所述沟槽的步骤,在所述硅膜和所述沟槽之间设有所述沟槽绝缘膜;对所述硅膜进行部分腐蚀,从而将覆盖所述侧壁上的所述第二层的所述沟槽绝缘膜的一部分露出,以及将设置在所述底部上的所述硅膜的一部分保留的步骤,在所述底部和所述硅膜的一部分之间设有所述沟槽绝缘膜;在对所述硅膜进行部分腐蚀的步骤之后,通过将覆盖所述侧壁上的所述第二层的所述沟槽绝缘膜的一部分移除,使所述侧壁上的所述第二层露出的步骤;在使所述第二层露出的步骤之后,通过将所述硅膜氧化来形成底部绝缘膜的步骤;在使所述第二层露出的步骤之后,形成侧壁绝缘膜以覆盖所述侧壁上的所述第二层的步骤;以及在所述侧壁上形成栅电极的步骤,在所述侧壁和所述栅电极之间设有所述侧壁绝缘膜。
地址 日本大阪府大阪市