发明名称 |
一种基于FPGA具有自识别功能的IO总线装置 |
摘要 |
本发明基于FPGA具有自识别功能的IO总线装置,属于总线技术领域。本发明包括CPU、FPGA、槽位板件、并行总线、串行总线以及现场总线,所述CPU通过外部总线与FPGA进行数据交互,所述FPGA通过并行总线或者串行总线与槽位板件交互;CPU通过现场总线与槽位板件直接交互;所述FPGA提供板件地址给CPU,并帮助CPU发送和接收数据,所述FPGA中设有状态机,状态机能够循环选中板件接口,读取板件信息和数据信号。本发明具有自识别板件信息的功能,增强了数据交互的可靠性。板件之间通讯更加灵活,方便了装置平台更新换代。FPGA作为CPU与外部数据的桥梁,通过并行总线与串行总线对板件数据进行交互。 |
申请公布号 |
CN104484301A |
申请公布日期 |
2015.04.01 |
申请号 |
CN201410821282.1 |
申请日期 |
2014.12.25 |
申请人 |
南京因泰莱电器股份有限公司 |
发明人 |
张杭;倪浩 |
分类号 |
G06F13/38(2006.01)I;G06F13/40(2006.01)I |
主分类号 |
G06F13/38(2006.01)I |
代理机构 |
南京知识律师事务所 32207 |
代理人 |
张苏沛 |
主权项 |
一种基于FPGA具有自识别功能的IO总线装置,其特征在于,包括CPU、FPGA、槽位板件、并行总线、串行总线以及现场总线,所述CPU通过外部总线与FPGA进行数据交互,所述FPGA通过并行总线或者串行总线与槽位板件交互;CPU通过现场总线与槽位板件直接交互;所述FPGA提供板件地址给CPU,并帮助CPU发送和接收数据,所述FPGA中设有状态机,状态机能够循环选中板件接口,读取板件信息和数据信号。 |
地址 |
211100 江苏省南京市江宁科学园天元东路52号 |