发明名称 一种双DSP高速静止无功发生装置
摘要 本发明提供了一种双DSP高速静止无功发生装置,包括电流电压信号采集模块、FPGA芯片、第一DSP芯片、第二DSP芯片、变流模块及并网接入模块。所述FPGA芯片读取电流电压信号采集模块采集到的电网的电流电压信号输出给所述第一DSP芯片,第一DSP芯片分析出电网无功电流信号、谐波信号、不平衡电流信号并形成与这些信号电流方向相反的指令电流信号输出给所述第二DSP芯片,第二DSP芯片根据指令电流信号计算出PWM信号的占空比并输出给FPGA芯片,FPGA芯片调制出PWM信号输出到所述变流模块,变流模块根据PWM信号形成和电网谐波电流大小相等,方向相反的补偿电流,经并网接入模块注入到电网。该装置具有调节速度快、运行范围宽、实现感性和容性的双向补偿,连续平滑补偿优点。
申请公布号 CN104485674A 申请公布日期 2015.04.01
申请号 CN201410795094.6 申请日期 2014.12.18
申请人 深圳市三和电力科技有限公司 发明人 吕韬;刘贤斌;李德深;刘成华
分类号 H02J3/18(2006.01)I 主分类号 H02J3/18(2006.01)I
代理机构 深圳市诺正专利商标代理事务所(普通合伙) 44336 代理人 邹蓝;沈艳尼
主权项 一种双DSP高速静止无功发生装置,与电网电性连接,其特征在于,包括电流电压信号采集模块、FPGA芯片、第一DSP芯片、第二DSP芯片、变流模块及并网接入模块;所述电流电压信号采集模块输出端电性连接所述FPGA芯片输入端,所述FPGA芯片的输出端分别电性连接所述第一DSP芯片的输入端以及所述第二DSP芯片的输入端,所述第一DSP芯片的数据交换端口和所述第二DSP芯片的数据交换端口电性连接,所述FPGA芯片用于读取所述电流电压信号采集模块采集到的所述电网的电流信号及电压信号并将所述电流信号及所述电压信号输出给所述第一DSP芯片,所述第一DSP芯片用于分析所述电网的无功电流信号、谐波信号、不平衡电流信号并形成指令电流信号并输出所述第二DSP芯片,所述指令电流信号的电流方向与所述电网的无功电流信号、谐波电流、不平衡电流信号的电流方向相反,所述第二DSP芯片用于根据所述指令电流信号并结合PI调节的电压环控制算法和无差拍的电流环控制算法计算出PWM信号的占空比并将所述PWM信号的占空比输出给所述FPGA芯片,所述FPGA芯片用于根据所述PWM信号的占空比调制出所述PWM信号并输出到所述变流模块,所述变流模块用于根据所述PWM信号形成一个和谐波电流大小相等,方向相反的补偿电流,所述并网接入模块用于将所述补偿电流注入到所述电网中。
地址 518000 广东省深圳市南山区西丽官龙村第二工业区6号厂房1-3楼