发明名称 产生积体电路之布局之方法、积体电路及执行该方法的非暂态电脑可读储存媒体
摘要
申请公布号 TWI479350 申请公布日期 2015.04.01
申请号 TW098136735 申请日期 2009.10.29
申请人 ARM股份有限公司 发明人 佛雷德瑞克马林韦恩
分类号 G06F17/50 主分类号 G06F17/50
代理机构 代理人 蔡坤财 台北市中山区松江路148号11楼;李世章 台北市中山区松江路148号11楼
主权项 一种使用一电脑产生一积体电路之一布局之方法,该积体电路包括复数个电路构件及电路构件之间的连接,该等电路构件包括具邻接关系的各种标准元件,该等各种标准元件之各者皆具有边界,该方法包含以下步骤:提供功能资料给该电脑,该功能资料表示该积体电路之该等电路构件及该等电路构件之间之该等连接;提供一元件库给该电脑,该元件库界定该等复数个标准元件,每一标准元件表示一潜在组件,该潜在组件用于形成该积体电路;提供相容性资讯给该电脑,该相容性资讯指示该等各种标准元件之各者之边界之相容性;及依据该功能资料及该相容性资讯,在该电脑上产生标准元件之一配置以便产生该布局,从而使得不会有具有不相容之边界的邻接元件,其中该等不相容边界系源自个别标准元件之构件相对于其个别标准元件边界之位置,其中该等不相容边界源自延伸超出一标准元件边界之掺质植入,其中该等不相容边界源自一第一标准元件与一第二标准元件,该第一标准元件具有延伸超出一第一标准元件边界的一第一掺质植入,该第二标准元件具有延伸超出一第二标准元件边界的一第二掺质植入,且该第一掺质植入与该第二掺质植入具有不同之掺质特性。
地址 英国